参数资料
型号: MPC9855VM
厂商: IDT, Integrated Device Technology Inc
文件页数: 6/12页
文件大小: 0K
描述: IC PLL CLOCK GENERATOR 100MAPBGA
标准包装: 168
类型: 时钟/频率发生器,多路复用器
PLL:
主要目的: 联网,PowerQUICC III,电信
输入: LVCMOS,LVPECL,晶体
输出: LVCMOS
电路数: 1
比率 - 输入:输出: 3:10
差分 - 输入:输出: 是/无
频率 - 最大: 250MHz
电源电压: 3.135 V ~ 3.465 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 100-LBGA
供应商设备封装: 100-CABGA(11x11)
包装: 托盘
Advanced Clock Drivers Devices
Freescale Semiconductor
3
MPC9855
Table 1. Pin Configurations
Pin
I/O
Type
Function
Supply
Active/State
CLK
Input
LVCMOS PLL Reference Clock Input (pull-down)
VDD
PCLK, PCLK
Input
LVPECL
PLL reference clock input
(PCLK — pull-down, PCLK — pull-up and pull-down)
VDD
QA0, QA1,
QA2, QA3
Output
LVCMOS Clock Outputs
VDDOA
QB0, QB1,
QB2, QB3
Output
LVCMOS Clock Outputs
VDDOB
REF_OUT0
REF_OUT1
Output
LVCMOS Reference Output (25 MHz or 33 MHz)
VDD
XTAL_IN
Input
LVCMOS Crystal Oscillator Input Pin
VDD
XTAL_OUT
Output
LVCMOS Crystal Oscillator Output Pin
VDD
CLK_SEL
Input
LVCMOS Select between CLK and PCLK input (pull-down)
VDD
High
XTAL_SEL
Input
LVCMOS Select between External Input and Crystal Oscillator Input
(pull-down)
VDD
High
REF_33 MHz
Input
LVCMOS Selects 33MHz input (pull-down)
VDD
High
REF_OUT1_E
Input
LVCMOS Enables REF_OUT1 output (pull-down)
VDD
High
MR
Input
LVCMOS Master Reset (pull-up)
VDD
Low
PLL_BYPASS
Input
LVCMOS Select PLL or static test mode (pull-down)
VDD
High
CLK_A[0:5](1)
1. PowerPC bit ordering (bit 0 = msb, bit 5 = lsb)
Input
LVCMOS Configures Bank A clock output frequency (pull-up)
VDD
CLK_B[0:5](2)
2. PowerPC bit ordering (bit 0 = msb, bit 5 = lsb)
Input
LVCMOS Configures Bank B clock output frequency (pull-up)
VDD
VDD
3.3 V Supply
VDDA
Analog Supply
VDDOA
Output Supply — Bank A
VDDOB
Output Supply — Bank B
GND
Ground
Table 2. Function Table
Control
Default
0
1
CLK_SEL
0
CLK
PCLK
XTAL_SEL
0
CLKx
XTAL
PLL_BYPASS
0
Normal
Bypass
REF_OUT1_E
0
Disables REF_OUT1
Enables REF_OUT1
REF_33 MHz
0
Selects 25 MHz Reference
Selects 33 MHz Reference
MR
1
Reset
Normal
CLK_A and CLK_B control output frequencies. See Table 3 for specific device configuration
MPC9855
Clock Generator for PowerQUICC III
NETCOM
IDT Clock Generator for PowerQUICC III
Freescale Timing Solutions Organization has been acquired by Integrated Device Technology, Inc
MPC9855
3
相关PDF资料
PDF描述
MPC9893AE IC PLL CLK GEN 1:12 3.3V 48-LQFP
MSTM-S3-TR-19.44M IC MOD TIMING 19.440MHZ STRAT 3
MT5656RJ-92.R2 MODEM SERIAL DATA V.92 5V
MT5656SMI-IP-92-SP MODEM EMBEDDED SERIAL V.92 5V
MT9234SMI-P-HV-92-SP MODEM V.92 PAR DATA V.34 FAX 5V
相关代理商/技术参数
参数描述
MPC9855VMR2 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
MPC9865VM 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
MPC9865VMR2 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
MPC9893 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:Low Voltage PLL Intelligent Dynamic Clock (IDCS) Switch
MPC9893AE 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56