参数资料
型号: PIC18F4620T-I/ML
厂商: Microchip Technology
文件页数: 199/286页
文件大小: 0K
描述: IC MCU FLASH 32KX16 44QFN
产品培训模块: Asynchronous Stimulus
标准包装: 1,600
系列: PIC® 18F
核心处理器: PIC
芯体尺寸: 8-位
速度: 40MHz
连通性: I²C,SPI,UART/USART
外围设备: 欠压检测/复位,HLVD,POR,PWM,WDT
输入/输出数: 36
程序存储器容量: 64KB(32K x 16)
程序存储器类型: 闪存
EEPROM 大小: 1K x 8
RAM 容量: 3.8K x 8
电压 - 电源 (Vcc/Vdd): 4.2 V ~ 5.5 V
数据转换器: A/D 13x10b
振荡器型: 内部
工作温度: -40°C ~ 85°C
封装/外壳: 44-VQFN 裸露焊盘
包装: 带卷 (TR)
配用: I3DB18F4620-ND - BOARD DAUGHTER ICEPIC3
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页当前第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页
PIC18C601/801
DS39541A-page 308
Advance Information
2001 Microchip Technology Inc.
C
CALL ................................................................................ 230
Capture (CCP Module) .................................................... 142
Block Diagram ......................................................... 143
CCP Pin Configuration ............................................. 142
CCPR1H:CCPR1L Registers ................................... 142
Changing Between Capture Prescalers ................... 143
Software Interrupt .................................................... 143
Timer1 Mode Selection ............................................ 142
Capture/Compare/PWM (CCP) ....................................... 141
Capture Mode. See Capture
CCP1 ....................................................................... 142
CCPR1H Register ........................................... 142
CCPR1L Register ............................................ 142
CCP2 ....................................................................... 142
CCPR2H Register ........................................... 142
CCPR2L Register ............................................ 142
Interaction of Two CCP Modules ............................. 142
Registers Associated with Capture
and Compare ........................................... 145
Timer Resources ..................................................... 142
Timing Diagram ....................................................... 282
Chip Select
Chip Select 2 (CS2) ................................................... 71
Chip Select I/O (CSIO) ...................................................... 71
Chip Selects
Chip Select 1 (CS1) ................................................... 71
Clocking Scheme ............................................................... 46
CLRF ............................................................................... 231
CLRWDT ......................................................................... 231
Code Examples ............................................................... 154
Changing Between Capture Prescalers ................... 143
Clearing RAM Using Indirect Addressing .................. 59
Combination Unlock (Macro) ..................................... 51
Combination Unlock (Subroutine) .............................. 50
Fast Register Stack ................................................... 45
Initializing PORTA .................................................... 103
Initializing PORTB .................................................... 105
Initializing PORTC ................................................... 108
Initializing PORTD ................................................... 110
Initializing PORTE .................................................... 113
Initializing PORTF .................................................... 116
Initializing PORTG ................................................... 119
Initializing PORTH ................................................... 121
Initializing PORTJ .................................................... 124
Programming Chip Select Signals ........................... 116
Saving STATUS, WREG and BSR Registers .......... 101
Table Read ................................................................ 75
Table Write ................................................................ 77
COMF .............................................................................. 232
Compare (CCP Module) .................................................. 144
Block Diagram ......................................................... 144
CCP Pin Configuration ............................................. 144
CCPR1H:CCPR1L Registers ................................... 144
Software Interrupt .................................................... 144
Special Event Trigger .................... 133
Timer1 Mode Selection ............................................ 144
Configuration Address Map, Example ............................... 71
Configuration Bits ............................................................ 207
Table ........................................................................ 207
Context Saving During Interrupts ..................................... 101
CPFSEQ .......................................................................... 232
CPFSGT .......................................................................... 233
CPFSLT ........................................................................... 233
D
Data Memory ..................................................................... 49
General Purpose Registers ....................................... 49
Special Function Registers ........................................ 49
Data Memory Map
Program Bit Not Set .................................................. 51
Program Bit Set ......................................................... 52
DAW ................................................................................ 234
DC and AC Characteristics Graphs and Tables .............. 295
DCFSNZ .......................................................................... 235
DECF ............................................................................... 234
DECFSZ .......................................................................... 235
Development Support ...................................................... 259
Development Tool Version Requirements ....................... 305
Device Differences .......................................................... 303
Device Migrations ............................................................ 304
Direct Addressing .............................................................. 60
E
Electrical Characteristics ................................................. 265
Errata ................................................................................... 7
External Wait Cycles ......................................................... 72
F
Fast Register Stack ........................................................... 45
Firmware Instructions ...................................................... 215
G
General Call Address Sequence ..................................... 162
General Call Address Support ......................................... 162
GOTO .............................................................................. 236
I
I/O Mode .......................................................................... 119
I/O Ports .......................................................................... 103
I2C (SSP Module) ............................................................ 159
ACK Pulse .......................................................159
Addressing .............................................................. 160
Block Diagram ......................................................... 159
Read/Write Bit Information (R/W Bit) ....................... 160
Reception ................................................................ 160
Serial Clock (RC3/SCK/SCL) .................................. 160
Slave Mode ............................................................. 159
Timing Diagram, Data ............................................. 287
Timing Diagram, START/STOP Bits ....................... 287
Transmission ........................................................... 160
I2C Master Mode Reception ............................................ 167
I2C Master Mode RESTART Condition ........................... 166
I2C Module
Acknowledge Sequence Timing .............................. 170
Baud Rate Generator .............................................. 164
Block Diagram ................................................. 164
BRG Reset due to SDA Collision ............................ 174
BRG Timing ............................................................. 165
Bus Collision
Acknowledge ................................................... 172
RESTART Condition ....................................... 175
RESTART Condition Timing (Case1) .............. 175
RESTART Condition Timing (Case2) .............. 175
START Condition ............................................ 173
START Condition Timing ........................173
STOP Condition .............................................. 176
STOP Condition Timing (Case1) ..................... 176
STOP Condition Timing (Case2) ..................... 176
Transmit Timing .............................................. 172
Bus Collision Timing ................................................ 172
相关PDF资料
PDF描述
PIC16C622-20I/SS IC MCU OTP 2KX14 COMP 20SSOP
VE-J7H-IX-F1 CONVERTER MOD DC/DC 52V 75W
VE-J7J-IX-F4 CONVERTER MOD DC/DC 36V 75W
VE-J7J-IX-F3 CONVERTER MOD DC/DC 36V 75W
VE-J7J-IX-F1 CONVERTER MOD DC/DC 36V 75W
相关代理商/技术参数
参数描述
PIC18F4680-E/ML 功能描述:8位微控制器 -MCU 64KB 3328 RAM w/ECAN RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
PIC18F4680-E/P 功能描述:8位微控制器 -MCU 64KB 3328 RAM w/ECAN RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
PIC18F4680-E/PT 功能描述:8位微控制器 -MCU 64KB 3328 RAM w/ECAN RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
PIC18F4680-H/ML 功能描述:8位微控制器 -MCU 64 KB Flash 3328 RAM 36 I/O w/ECAN RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
PIC18F4680-H/P 功能描述:8位微控制器 -MCU 64 KB Flash 3328 RAM 36 I/O w/ECAN RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT