参数资料
型号: PM7347
厂商: PMC-Sierra, Inc.
英文描述: SATURN USER NETWORK INTERFACE for J2/E3/T3
中文描述: 土星用户网络接口的J2/E3/T3
文件页数: 43/341页
文件大小: 1861K
代理商: PM7347
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页当前第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页
S/UNI-JET Data Sheet
Released
Proprietary and Confidential to PMC-Sierra, Inc., and for its Customers’ Internal Use
Document ID: PMC-1990267, Issue 3
43
Pin Name
Type
Pin
No.
Function
RPOHCLK
RSCLK
RGAPCLK
Output
W13
The Receive PLCP Overhead Clock (RPOHCLK) is
active when PLCP processing is enabled. The frequency
of this signal depends on the selected PLCP format.
RPOHCLK is nominally a 26.7 kHz clock for a DS1 PLCP
frame, a 768 kHz clock for a DS3 PLCP frame, a 33.7
kHz clock for an E1 based PLCP frame, or a 576 kHz
clock for a G.751 E3 based PLCP frame.
RPOHFP and RPOH are updated on the falling edge of
RPOHCLK.
The Framer Recovered Clock (RSCLK) is valid when the
S/UNI-JET is configured as a DS3, E3, or J2 framer for
non-ATM applications by setting the FRMRONLY bit in
the S/UNI-JET Configuration Register.
RSCLK is the recovered clock and timing reference for
RDATO, RFPO/RMFPO, and ROVRHD.
The Framer Recovered Gapped Clock (RGAPCLK) is
valid when the S/UNI-JET is configured as a DS3, E3, or
J2 framer for non-ATM applications by setting the
FRMRONLY bit in the S/UNI-JET Configuration 1
Register and the RXGAPEN bit in the S/UNI-JET
Configuration 2 Register.
RGAPCLK is the recovered clock and timing reference
for RDATO. RGAPCLK is held high for bit positions
which correspond to overhead.
LCD
RDATO
Output
Y14
The Loss of Cell Delineation (LCD) is an active high
signal which is asserted while the ATM cell processor
has detected a Loss of Cell Delineation defect. The
FRMRONLY bit in the S/UNI-JET Configuration 1
Register must be set to logic zero for LCD to be valid.
The Framer Receive Data (RDATO) is valid when the
S/UNI-JET is configured as a DS3, E3, or J2 framer for
non-ATM applications by setting the FRMRONLY bit in
the S/UNI-JET Configuration 1 Register.
RDATO is the received data aligned to RFPO/RMFPO
and ROVRHD. RDATO is updated on the active edge (as
set by the RSCLKR register bit) of RSCLK or RGAPCLK.
FRMSTAT
Output
U1
Framer Status (FRMSTAT) is an active high signal that
can be configured to show when one of the J2, E3, DS3,
or PLCP framers have detected certain conditions. The
FRMSTAT output can be programmed via the
STATSEL[2:0] bits in the S/UNI-JET Configuration 2
Register to indicate: E3/DS3 LOF or J2 extended LOF,
E3/DS3 OOF or J2 LOF, PLCP LOF, PLCP OOF, AIS,
LOS, and DS3 Idle. FRMSTAT should be treated as a
“glitch-free” asynchronous signal.
ATM8
Input
L18
The ATM Interface Bus Width Selection (ATM8) input pin
determines whether the S/UNI-JET works with a 8-bit
wide interface (RDAT[7:0] and TDAT[7:0]) or a 16-bit
wide interface (RDAT[15:0] and TDAT[15:0]).
If ATM8 is set to logic one, then the 8-bit wide interface is
chosen. If ATM8 is set to logic zero, then the 16-bit wide
interface is chosen.
相关PDF资料
PDF描述
PM7347-BI SATURN USER NETWORK INTERFACE for J2/E3/T3
PM73487-PI 622 Mbps ATM Traffic Management Device
PM73487 622 Mbps ATM Traffic Management Device
PM73488-PI 5 Gbit/s ATM Switch Fabric Element
PM73488 5 Gbit/s ATM Switch Fabric Element
相关代理商/技术参数
参数描述
PM7347-BI 制造商:PMC 制造商全称:PMC 功能描述:SATURN USER NETWORK INTERFACE for J2/E3/T3
PM7347S 制造商:未知厂家 制造商全称:未知厂家 功能描述:Telecommunication IC
PM73487 制造商:PMC 制造商全称:PMC 功能描述:622 Mbps ATM Traffic Management Device