参数资料
型号: PM7367-PI
厂商: PMC-SIERRA INC
元件分类: 数字传输电路
英文描述: DIODE 1N4002 RECTIFYING
中文描述: DATACOM, FRAMER, PBGA272
封装: 27 X 27 MM, 2.33 MM HEIGHT, PLASTIC, BGA-272
文件页数: 62/323页
文件大小: 2429K
代理商: PM7367-PI
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页当前第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页
DATA SHEET
PM7367 FREEDM-32P32
ISSUE 2
PMC-1991499
FRAME ENGINE AND DATA LINK MANAGER
8.5.1 Master Machine
PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA, INC., AND FOR ITS CUSTOMER’S INTERNAL USE
48
The GPIC master machine translates requests from the RMAC and TMAC block
interfaces into PCI bus transactions. The GPIC initiates four types of PCI cycles:
memory read (burst or single), memory read multiple, memory read line and
memory write (burst or single). The number of data transfers in any cycle is
controlled by the DMA controllers. The maximum burst size is determined by the
particular data path. A read cycle to the RMAC is restricted to a maximum burst
size of 8 dwords and a write cycle is limited to a maximum of 32. The TMAC
interface has a limit of 32 dwords on a read cycle and 8 on a write cycle.
In response to a DMA controller requesting a cycle, the GPIC must arbitrate for
control of the PCI bus. Before asserting the PCI Request line, the GPIC first
does an internal arbitration to determine the priority of service in the event that
both the RMAC and TMAC are requesting service. The GPIC arbitrates between
the four FIFOs based on either a RMAC priority or a round-robin scheme that is
software selectable. It is possible for all four FIFOs (RMAC read, TMAC read,
RMAC write, TMAC write) to request service simultaneously.
When an external PCI bus arbitrator issues a Grant in response to the Request
from the GPIC, the master state machine monitors the PCI bus to insure that the
previous master has completed its transaction and has released the bus before
beginning the cycle. Once the GPIC has control of the bus, it will assert the
FRAME signal and drive the bus with the address and command. The value for
the address is provided by the selected DMA controller. After the initial data
transfer, the GPIC tracks the address for all remaining transfers in the burst
internally in case the GPIC is disconnected by the target and must retry the
transaction.
The target of the GPIC master burst cycle has the option of stopping or
disconnecting the burst at any point. In the event of a target disconnect the
GPIC will terminate the present cycle and release the PCI bus. If the GPIC is
asserting the REQUEST line at the time of the disconnect, it will remove the
REQUEST for two PCI clock cycles then reassert it. When the PCI bus arbitrator
returns the GRANT, the GPIC will restart the burst access at the next address
and continue until the burst is completed or repeat the sequence if the target
disconnects again.
During burst reads, the GPIC accepts the data without inserting any wait states.
Data is written directly into the read FIFO where the RMAC or TMAC can remove
it at its own rate. During burst writes, the GPIC will output the data without
inserting any wait states, but may terminate the transaction early if the local
master fails to fill the write FIFO with data before the GPIC requires it. (If a write
transaction is terminated early due to data starvation, the GPIC will automatically
相关PDF资料
PDF描述
PM7367 32 link, 32 Channel Data Link Manager with PCI Interface
PM7375 ATM SAR and PHY Processor for PCI Bus
PM7375-SC LOCAL ATM SAR & PHYSICAL LAYER
PM7380 FRAME ENGINE AND DATA LINK MANAGER 32P672
PM7380-PI FRAME ENGINE AND DATA LINK MANAGER 32P672
相关代理商/技术参数
参数描述
PM-737 制造商:Eclipse Tools 功能描述:
PM7375 制造商:PMC 制造商全称:PMC 功能描述:LOCAL ATM SAR & PHYSICAL LAYER
PM7375-SC 制造商:PMC Sierra from Components Direct 功能描述:PMC-SIERRA PM7375-SC COMMUNICATION MISC - Trays 制造商:PMC-Sierra 功能描述:PMC-Sierra PM7375-SC Communication Misc
PM7375-SGC 制造商:PMC Sierra from Components Direct 功能描述:PM7375-SGC - Trays 制造商:PMC-Sierra 功能描述:PMC-Sierra PM7375-SGC Communication Misc