参数资料
型号: SI5364-G-BC
厂商: Silicon Laboratories Inc
文件页数: 2/38页
文件大小: 0K
描述: IC PREC PORT CARD CLOCK 99CBGA
标准包装: 176
系列: DSPLL®
类型: 时钟发生器
PLL:
输入: 时钟
输出: CML
电路数: 1
比率 - 输入:输出: 3:4
差分 - 输入:输出: 是/是
频率 - 最大: 675MHz
除法器/乘法器: 无/是
电源电压: 3.135 V ~ 3.465 V
工作温度: -20°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 99-BCBGA
供应商设备封装: 99-CBGA(11x11)
包装: 托盘
其它名称: 336-1280
Si5364
10
Rev. 2.5
CLKOUT RMS Jitter Generation
FEC[1:0] = 01, 10 (255/238, 238/255 Scal-
ing)
JGEN(RMS)
12 kHz to 20 MHz
0.86
1.2
ps
50 kHz to 80 MHz
0.26
0.35
ps
CLKOUT Peak-Peak Jitter Generation
FEC[1:0] = 00 (1/1 Scaling)
JGEN(PP)
12 kHz to 20 MHz
6.1
10.0
ps
50 kHz to 80 MHz
2.1
5.0
ps
CLKOUT Peak-Peak Jitter Generation
FEC[1:0] = 01, 10 (255/238, 238/255 Scal-
ing)
JGEN(PP)
12 kHz to 20 MHz
6.0
10.0
ps
50 kHz to 80 MHz
2.0
5.0
ps
Jitter Transfer Bandwidth (See Figure 9)
FBW
BW = 800 Hz
800
Hz
Wander/Jitter Transfer Peaking
JP
< 800 Hz
0.0
0.05
dB
Wander/Jitter at 1600 Hz Bandwidth
(BWSEL[1:0] = 01)
Jitter Tolerance (see Figure 8)
JTOL(PP)
f = 16 Hz
1000
——
ns
f= 160Hz
100
——
ns
f = 1600 Hz
10
——
ns
CLKOUT RMS Jitter Generation
FEC[1:0] = 00
JGEN(RMS)
12 kHz to 20 MHz
0.83
1.0
ps
50 kHz to 80 MHz
0.26
0.35
ps
CLKOUT RMS Jitter Generation
FEC[1:0] = 01, 10
JGEN(RMS)
12 kHz to 20 MHz
0.8
1.0
ps
50 kHz to 80 MHz
0.26
0.35
ps
CLKOUT Peak-Peak Jitter Generation
FEC[1:0] = 00
JGEN(PP)
12 kHz to 20 MHz
5.7
9.0
ps
50 kHz to 80 MHz
2.0
5.0
ps
CLKOUT Peak-Peak Jitter Generation
FEC[1:0] = 01, 10
JGEN(PP)
12 kHz to 20 MHz
5.4
9.0
ps
50 kHz to 80 MHz
1.9
5.0
ps
Jitter Transfer Bandwidth (see Figure 9)FBW
BW = 1600 Hz
1600
Hz
Wander/Jitter Transfer Peaking
JP
< 1600 Hz
0.0
0.1
dB
Wander/Jitter at 3200 Hz Bandwidth
(BWSEL[1:0] = 00)
Jitter Tolerance (see Figure 8)
JTOL(PP)
f=32 Hz
1000
—ns
f = 320 Hz
100
—ns
f = 3200 Hz
10
—ns
CLKOUT RMS Jitter Generation
FEC[1:0] = 00 (1/1 Scaling)
JGEN(RMS)
12 kHz to 20 MHz
0.89
1.2
ps
50 kHz to 80 MHz
0.3
0.4
ps
CLKOUT RMS Jitter Generation
FEC[1:0] = 01, 10 (255/238, 238/255 Scal-
ing)
JGEN(RMS)
12 kHz to 20 MHz
0.81
1.2
ps
50 kHz to 80 MHz
0.30
0.4
ps
CLKOUT Peak-Peak Jitter Generation
FEC[1:0] = 00 (1/1 Scaling)
JGEN(PP)
12 kHz to 20 MHz
5.8
10.0
ps
50 kHz to 80 MHz
2.9
5.0
ps
Table 4. AC Characteristics (PLL Performance Characteristics) (Continued)
(VDD33 = 3.3 V ± 5%, TA = –20 to 85 °C)
Parameter
Symbol
Test Condition
Min
Typ
Max Unit
Notes:
1.
Higher PLL bandwidth settings provide smaller clock output wander with temperature gradient.
2.
For reliable device operation, temperature gradients should be limited to 10 °C/min.
3.
Telcordia GR-1244-CORE requirements specify maximum phase transient slope during clock rearrangement in terms
of nanoseconds per millisecond. The equivalent ps/
μs unit is used here since the maximum phase transient magnitude
for the Si5364 (tPT_MTIE) never reaches one nanosecond.
相关PDF资料
PDF描述
SI5364-H-BL IC CLK MULT SONET/SDH 99-PBGA
SI5365-C-GQ IC CLOCK MULTIPLIER PROG 100TQFP
SI5366-C-GQ IC CLOCK MULTIPLIER PREC 100TQFP
SI5367A-C-GQ IC CLOCK MULTIPLIER PROG 100TQFP
SI5368A-C-GQ IC CLK MULTIPLIER ATTEN 100TQFP
相关代理商/技术参数
参数描述
Si5364-H-BL 功能描述:时钟发生器及支持产品 SONET/SDH Prcsn Port Card Clock Multiplr RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
Si5364-H-BLR 功能描述:时钟发生器及支持产品 SONET/SDH Precision 19MHz 155MHz 622MHz RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
Si5364-H-GL 功能描述:时钟发生器及支持产品 SONET/SDH Prcsn Port Card Clock Multiplr RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
Si5364-H-GLR 功能描述:时钟发生器及支持产品 SONET/SDH Precision 19MHz 155MHz 622MHz RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
SI5365 制造商:SILABS 制造商全称:SILABS 功能描述:PIN-PROGRAMMABLE PRECISION CLOCK MULTIPLIER