List of Illustrations
v
May 2004
SLES112
6.10
Automute Control Register(0x14)
56
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.11
Automute PWM Threshold and Backend Reset Period (0x15)
57
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.12
Modulation Index Limit Register (0x16)
57
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.13
Interchannel Channel Delay Registers (0x1B - 0x22) and Offset Register (0x23)
58
. . . . . . . . . . . . . .
6.14
Bank Switching Command (0x40)
59
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.15
Input Mixer Registers (0x41 – 0x48, Channels 1 - 8)
60
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.16
Bass and Treble Bypass Register (0x89 – 0x90, Channels 1 - 8)
63
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.17
8x2 Output Mixer Registers (0xAA – 0xAF)
63
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.18
8x3 Output Mixer Registers (0xB0 – 0xB1)
64
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.19
Volume Treble and Bass Slew Rates (0xD0)
65
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.20
Volume Registers (0xD1 - 0xD9)
66
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.21
Bass Filter Set Register (0xDA)
67
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.22
Bass Filter Index Register (0xDB)
68
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.23
Treble Filter Set Register (0xDC)
69
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.24
Treble Filter Index (0xDD)
70
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.25
AM Mode Register (0xDE)
71
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.26
General Control Register (0xE0)
71
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6.27
Incremental Multiple Write Append Register (0xFE)
71
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7
TAS5028 Example Application Schematic
73
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
List of Illustrations
Figure
Title
Page
1 - 1 TAS5028 Functional Structure
1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 2 Typical TAS5028 Application (DVD Receiver)
2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 3 Recommended TAS5028 + TAS5121 Channel Configuration
2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 4 TAS5028 DAP Architecture With I2C Registers (Fs
≤ 96 kHz)
12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 5 TAS5028 Architecture With I2C Registers (Fs = 176.4 kHz or Fs = 192 kHz)
13
. . . . . . . . . . . . . . . . . . . . . . .
1 - 6 TAS5028 Detailed Channel Processing
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 7 5.23 Format
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 8 Conversion Weighting Factors—5.23 Format to Floating Point
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 9 Alignment of 5.23 Coefficient in 32-Bit I2C Word
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 10 25.23 Format
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 11 Alignment of 523 Coefficient in 32-Bit I2C Word
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 12 Alignment of 2523 Coefficient in Two 32-Bit I2C Words
17
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 13 TAS5028 Digital Audio Processing
17
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 14 Input Crossbar Mixer
18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 15 Auto Mute Threshold
20
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 16 Output Mixers
21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 17 De-emphasis Filter Characteristics
22
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1 - 18 Block Diagrams of Typical Systems Requiring TAS5028 Automatic AM Interference Avoidance Circuit
23
3 - 1 Slave Mode Serial Data Interface Timing
37
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3 - 2 SCL and SDA Timing
38
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3 - 3 Start and Stop Conditions Timing
38
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3 - 4 Reset Timing
39
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .