参数资料
型号: XIO2200AZGW
厂商: Texas Instruments
文件页数: 147/202页
文件大小: 0K
描述: IC PCI-EXPRESS/BUS BRIDGE 176BGA
产品培训模块: PCI Express Basics
标准包装: 126
应用: PCI Express 至 PCI 转换桥
接口: PCI
电源电压: 1.35 V ~ 1.65 V,3 V ~ 3.6 V
封装/外壳: 176-LFBGA
供应商设备封装: 176-BGA MICROSTAR(15x15)
包装: 托盘
安装类型: 表面贴装
产品目录页面: 882 (CN2011-ZH PDF)
配用: XIO2200AEVM-ND - XIO2200AEVM
其它名称: 296-19567
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页当前第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页
Feature/Protocol Descriptions
36
March 5 2007 June 2011
SCPS154C
Finally, the bridge generates the PM_Active_State_Nak Message if a PM_Active_State_Request_L1 DLLP
is received on the PCI Express interface and the link cannot be transitioned to L1.
3.12 1394a OHCI Controller Functionality
3.12.1
1394a OHCI Power Management
The 1394a OHCI controller complies with the PCI Bus Power Management Interface Specification. The
controller supports the D0 (uninitialized), D0 (active), D1, D2, and D3 power states as defined by the power
management definition in the 1394 Open Host Controller Interface Specification, Appendix A4.
Table 313 identifies the supported power management registers within the 1394a OHCI configuration
register map.
Table 313. 1394a OHCI Configuration Register Map
REGISTER NAME
OFFSET
Power management capabilities
Next item pointer
Capability ID
44h
PM data
Power management control/status register bridge support extensions
Power management control/status (CSR)
48h
3.12.2
1394a OHCI and VAUX
The 1394a OHCI function within the XIO2200A is powered by VDD_MAIN only. Therefore, during the D3cold
power management state, VAUX is not supplied to the 1394a OHCI function.
This implies that the 1394a OHCI function does not implement sticky bits and needs to be initialized after a
D3cold power management state. An external serial EEPROM interface is available to initialize critical
configuration register bits. The EEPROM download is triggered by the deassertion of the PERST input.
Otherwise, the BIOS will need to initialize the 1394a OHCI function.
3.12.3
1394a OHCI and Reset Options
The 1394a OHCI function is completely reset by the internal power-on reset feature, by the GRST input, or
by the PCI Express reset (PERST) input. This includes all EEPROM loadable bits, power management
functions, and all remaining configuration register bits and logic.
A PCI Express training control hot reset or the PCI bus configuration register reset bit (SRST) excludes the
EEPROM loadable bits, power management functions, and 1394 PHY. All remaining configuration registers
and logic are reset.
If the OHCI controller is in the power management D2 or D3 state or if the OHCI configuration register reset
bit (SoftReset) is set, the OHCI controller DMA logic and link logic is reset.
Finally, if the OHCI configuration register PHY reset bit (ISBR) is set, the 1394 PHY logic is reset.
3.12.4
1394a OHCI PCI Bus Master
As a bus master, the 1394 OHCI function supports the memory commands specified in Table 314. The
commands include memory read, memory read line, memory read multiple, memory write, and memory write
and invalidate.
The read command usage for read transactions of greater than two data phases are determined by the
selection in bits 9:8 (MR_ENHANCE field) of the PCI miscellaneous configuration register at offset F0h (see
Section 7.22). For read transactions of one or two data phases, a memory read command is used.
The write command usage is determined by the MWI_ENB bit 4 of the command configuration register at offset
04h (see Section 4.3). If bit 4 is asserted and a memory write starts on a cache boundary with a length greater
than one cache line, then memory write and invalidate commands are used. Otherwise, memory write
commands are used.
Not Recommended for New Designs
相关PDF资料
PDF描述
XPC823ZT81B2T IC MPU POWERQUICC 81MHZ 256-PBGA
XPC8240RZU250E MCU HOST PROCESSOR 352-TBGA
XQ6SLX150T-3CSG484I IC FPGA SPARTAN-6Q 484-CSBGA
XR16C2550IJ-F IC UART FIFO 16B DUAL 44PLCC
XR16C2850IM-F IC UART FIFO 128B DUAL 48TQFP
相关代理商/技术参数
参数描述
XIO2200AZGW 制造商:Texas Instruments 功能描述:PCI Express to PCI Bus Converter IC
XIO2200AZHH 功能描述:外围驱动器与原件 - PCI PCI Exp-PCI Bus Trans Bridge RoHS:否 制造商:PLX Technology 工作电源电压: 最大工作温度: 安装风格:SMD/SMT 封装 / 箱体:FCBGA-1156 封装:Tray
XIO2200GGW 功能描述:IC PCI-EXPRESS/BUS BRIDGE 176BGA RoHS:是 类别:集成电路 (IC) >> 接口 - 专用 系列:- 标准包装:3,000 系列:- 应用:PDA,便携式音频/视频,智能电话 接口:I²C,2 线串口 电源电压:1.65 V ~ 3.6 V 封装/外壳:24-WQFN 裸露焊盘 供应商设备封装:24-QFN 裸露焊盘(4x4) 包装:带卷 (TR) 安装类型:表面贴装 产品目录页面:1015 (CN2011-ZH PDF) 其它名称:296-25223-2
XIO2200ZGW 功能描述:IC PCI-EXPRESS/BUS BRIDGE 176BGA RoHS:是 类别:集成电路 (IC) >> 接口 - 专用 系列:- 标准包装:3,000 系列:- 应用:PDA,便携式音频/视频,智能电话 接口:I²C,2 线串口 电源电压:1.65 V ~ 3.6 V 封装/外壳:24-WQFN 裸露焊盘 供应商设备封装:24-QFN 裸露焊盘(4x4) 包装:带卷 (TR) 安装类型:表面贴装 产品目录页面:1015 (CN2011-ZH PDF) 其它名称:296-25223-2
XIO2213A 制造商:TI 制造商全称:Texas Instruments 功能描述:XIO2213A PCI Express to 1394b OHCI with 3-Port PHY