参数资料
型号: 9248BF-138LF
厂商: INTEGRATED DEVICE TECHNOLOGY INC
元件分类: 时钟产生/分配
英文描述: 166.67 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
封装: 0.300 INCH, GREEN, MO-118, SSOP-48
文件页数: 9/14页
文件大小: 142K
代理商: 9248BF-138LF
4
ICS9248-138
0342C—08/26/03
Byte 1: SDRAM Control Register
(1= enable, 0 = disable)
T
I
B#
N
I
PD
W
PN
O
I
T
P
I
R
C
S
E
D
7
t
i
B-
X
#
2
S
F
6
t
i
B-
X
#
1
S
F
5
t
i
B1
31
F
_
M
A
R
D
S
4
t
i
B2
31
7
M
A
R
D
S
3
t
i
B3
31
6
M
A
R
D
S
2
t
i
B5
31
5
M
A
R
D
S
1
t
i
B6
31
4
M
A
R
D
S
0
t
i
B7
31
3
M
A
R
D
S
Byte 4: Control Register
(1= enable, 0 = disable)
T
I
B#
N
I
PD
W
PN
O
I
T
P
I
R
C
S
E
D
7
t
i
B-
1
d
e
v
r
e
s
e
R
6
t
i
B-
1
d
e
v
r
e
s
e
R
5
t
i
B-
1
d
e
v
r
e
s
e
R
4
t
i
B-
1
d
e
v
r
e
s
e
R
3
t
i
B-
1
d
e
v
r
e
s
e
R
2
t
i
B7
21
0
-
z
H
M
8
4
1
t
i
B6
21
1
-
z
H
M
8
4
0
t
i
B8
21
z
H
M
8
4
_
4
2
Byte 3: 3V66, Control Register
(1= enable, 0 = disable)
T
I
B#
N
I
PD
W
PN
O
I
T
P
I
R
C
S
E
D
7
t
i
B-
X
#
4
S
F
6
t
i
B-
1
d
e
v
r
e
s
e
R
5
t
i
B-
1
d
e
v
r
e
s
e
R
4
t
i
B-
1
d
e
v
r
e
s
e
R
3
t
i
B-
1
d
e
v
r
e
s
e
R
2
t
i
B7
1
0
-
6
V
3
1
t
i
B8
1
-
6
V
3
0
t
i
B9
1
2
-
6
V
3
Byte 2: PCI, Control Register
(1= enable, 0 = disable)
T
I
B#
N
I
PD
W
PN
O
I
T
P
I
R
C
S
E
D
7
t
i
B-
X
#
0
S
F
6
t
i
B0
21
6
K
L
C
I
C
P
5
t
i
B9
11
5
K
L
C
I
C
P
4
t
i
B7
11
4
K
L
C
I
C
P
3
t
i
B6
11
3
K
L
C
I
C
P
2
t
i
B5
11
2
K
L
C
I
C
P
1
t
i
B3
11
1
K
L
C
I
C
P
0
t
i
B2
11
0
K
L
C
I
C
P
Notes:
1. Inactive means outputs are held LOW and are disabled
from switching.
2. Latched Frequency Selects (FS#) will be inverted
logic load of the input frequency select pin conditions.
Byte 5: Control Register
(1= enable, 0 = disable)
T
I
B#
N
I
PD
W
PN
O
I
T
P
I
R
C
S
E
D
7
t
i
B-
X
#
)
#
8
4
_
4
2
L
E
S
(
6
t
i
B1
1
0
F
E
R
5
t
i
B7
41
C
I
P
A
O
I
4
t
i
B4
41
1
K
L
C
U
P
C
3
t
i
B5
41
0
K
L
C
U
P
C
2
t
i
B9
31
2
M
A
R
D
S
1
t
i
B0
41
1
M
A
R
D
S
0
t
i
B1
41
0
M
A
R
D
S
T
I
B#
N
I
PD
W
PN
O
I
T
P
I
R
C
S
E
D
7
t
i
B-
0
)
e
t
o
N
(
d
e
v
r
e
s
e
R
6
t
i
B-
0
)
e
t
o
N
(
d
e
v
r
e
s
e
R
5
t
i
B-
0
)
e
t
o
N
(
d
e
v
r
e
s
e
R
4
t
i
B-
0
)
e
t
o
N
(
d
e
v
r
e
s
e
R
3
t
i
B-
0
)
e
t
o
N
(
d
e
v
r
e
s
e
R
2
t
i
B-
1
)
e
t
o
N
(
d
e
v
r
e
s
e
R
1
t
i
B-
1
)
e
t
o
N
(
d
e
v
r
e
s
e
R
0
t
i
B-
0
)
e
t
o
N
(
d
e
v
r
e
s
e
R
Byte 6: Control Register
(1= enable, 0 = disable)
Note: Don’t write into this register, writing into this
register can cause malfunction.This Byte
becomes the Byte Count for Readback, so it
cannot be seen as data.
相关PDF资料
PDF描述
9250BF-28LF-T 133.32 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
932S208DGLF 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
951411BGLFT 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
952302AG PROC SPECIFIC CLOCK GENERATOR, PDSO48
9148F-18 100 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO28
相关代理商/技术参数
参数描述
9248BF-195LF 制造商:Integrated Device Technology Inc 功能描述:PLL FREQ GENERATOR DUAL 48SSOP - Bulk
9248BF-81LF 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
9248BF-81LFT 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
9248DF-39LF 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
9248DF-39LFT 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56