参数资料
型号: CY39200V388-200NTC
厂商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件页数: 65/86页
文件大小: 1235K
代理商: CY39200V388-200NTC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 65 of 86
N8
[19]
N9
[19]
N10
N11
N12
N13
N14
N15
N16
P1
P2
P3
P4
P5
P6
P7
P8
P9
P10
P11
P12
P13
P14
P15
P16
R1
R2
R3
R4
R5
R6
R7
R8
R9
R10
R11
R12
R13
R14
R15
R16
T1
T2
T3
IO2
IO3
IO2
IO3
IO2
IO3
IO/V
REF3
IO/V
REF3
IO3
GND
IO4
IO4
IO/V
REF4
IO1
IO1
GND
CCE
IO2
V
CCIO2
V
CCIO2
IO2
IO2
V
CCIO3
V
CCIO3
IO3
IO3
GND
IO4
IO4
IO1
GND
CCLK
IO2
IO2
V
CCCNFG
V
CCIO2
IO2
IO2
V
CC
V
CCIO3
IO3
IO3
IO3
GND
IO4
GND
Reset
IO2
IO/V
REF3
IO/V
REF3
IO3
GND
IO4
IO4
IO/V
REF4
IO1
IO1
GND
CCE
IO2
V
CCIO2
V
CCIO2
IO2
IO2
V
CCIO3
V
CCIO3
IO3
IO3
GND
IO4
IO4
IO1
GND
CCLK
IO2
IO2
V
CCCNFG
V
CCIO2
IO2
IO2
V
CC
V
CCIO3
IO3
IO3
IO3
GND
IO4
GND
Reset
IO2
IO/V
REF3
IO/V
REF3
IO3
GND
IO4
IO4
IO/V
REF4
IO1
IO1
GND
CCE
IO2
V
CCIO2
V
CCIO2
IO2
IO2
V
CCIO3
V
CCIO3
IO3
IO3
GND
IO4
IO4
IO1
GND
CCLK
IO2
IO2
V
CCCNFG
V
CCIO2
IO2
IO2
V
CC
V
CCIO3
IO3
IO3
IO3
GND
IO4
GND
Reset
IO2
Table 13. 256 FBGA Pin Table
(continued)
Pin
CY39030
CY39050
CY39100
相关PDF资料
PDF描述
CY39200V388-200NTI CPLDs at FPGA Densities
CY39200V388-233BBC CPLDs at FPGA Densities
CY39200V388-233BBI CPLDs at FPGA Densities
CY39200V388-233BGC CPLDs at FPGA Densities
CY39200V388-233BGI CPLDs at FPGA Densities
相关代理商/技术参数
参数描述
CY39200V388-233MGC 制造商:CYPRESS 制造商全称:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V388-233MGI 制造商:CYPRESS 制造商全称:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V388-233NTC 制造商:CYPRESS 制造商全称:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V388-83MGC 制造商:Cypress Semiconductor 功能描述:
CY39200V484-125BBC 制造商:CYPRESS 制造商全称:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities