参数资料
型号: ICS932S401YFLF-T
厂商: INTEGRATED DEVICE TECHNOLOGY INC
元件分类: 时钟产生/分配
英文描述: 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
封装: ROHS COMPLIANT, MO-118, SSOP-56
文件页数: 8/23页
文件大小: 204K
代理商: ICS932S401YFLF-T
16
Integrated
Circuit
Systems, Inc.
ICS932S401
0921F—06/13/07
SMBus Table: SRC Frequency Control Register
Pin #
Name
Control Function
Type
0
1
PWD
Bit 7
SRC N Div8
N Divider Prog bit 8
RW
X
Bit 6
SRC N Div9
N Divider Prog bit 9
RW
X
Bit 5
SRC M Div5
RW
X
Bit 4
SRC M Div4
RW
X
Bit 3
SRC M Div3
RW
X
Bit 2
SRC M Div2
RW
X
Bit 1
SRC M Div1
RW
X
Bit 0
SRC M Div0
RW
X
SMBus Table: SRC Frequency Control Register
Pin #
Name
Control Function
Type
0
1
PWD
Bit 7
SRC N Div7
RW
X
Bit 6
SRC N Div6
RW
X
Bit 5
SRC N Div5
RW
X
Bit 4
SRC N Div4
RW
X
Bit 3
SRC N Div3
RW
X
Bit 2
SRC N Div2
RW
X
Bit 1
SRC N Div1
RW
X
Bit 0
SRC N Div0
RW
X
SMBus Table: SRC Spread Spectrum Control Register
Pin #
Name
Control Function
Type
0
1
PWD
Bit 7
SRC SSP7
RW
X
Bit 6
SRC SSP6
RW
X
Bit 5
SRC SSP5
RW
X
Bit 4
SRC SSP4
RW
X
Bit 3
SRC SSP3
RW
X
Bit 2
SRC SSP2
RW
X
Bit 1
SRC SSP1
RW
X
Bit 0
SRC SSP0
RW
X
SMBus Table: SRC Spread Spectrum Control Register
Pin #
Name
Control Function
Type
0
1
PWD
Bit 7
Reserved
R
-
0
Bit 6
SRC SSP14
RW
X
Bit 5
SRC SSP13
RW
X
Bit 4
SRC SSP12
RW
X
Bit 3
SRC SSP11
RW
X
Bit 2
SRC SSP10
RW
X
Bit 1
SRC SSP9
RW
X
Bit 0
SRC SSP8
RW
X
Byte 18
Byte 15
Byte 16
-
These Spread Spectrum bits in
Byte 17 and 18 will program
the spread pecentage of SRC
Spread Spectrum Programming b(7:0)
The decimal representation of
M and N Divider in Byte 15 and
16 will configure the SRC VCO
frequency. Default at power
up = latch-in or Byte 0 Rom
table. VCO Frequency =
14.318 x [NDiv(9:0)+8] /
[MDiv(5:0)+2]
M Divider Programming bits
These Spread Spectrum bits in
Byte 17 and 18 will program
the spread pecentage of SRC
-
Spread Spectrum Programming
b(14:8)
-
Byte 17
-
N Divider Programming b(7:0)
The decimal representation of
M and N Divider in Byte 15 and
16 will configure the SRC VCO
frequency. Default at power
up = latch-in or Byte 0 Rom
table. VCO Frequency =
14.318 x [NDiv(9:0)+8] /
[MDiv(5:0)+2]
-
相关PDF资料
PDF描述
ICS93716YFLF-T 93716 SERIES, PLL BASED CLOCK DRIVER, 6 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
ICS93716YF-T 93716 SERIES, PLL BASED CLOCK DRIVER, 6 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
ICS93V857YG-125LFT 93V SERIES, PLL BASED CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO48
ICS93V857YG-130LFT 93V SERIES, PLL BASED CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO48
ICS93V857YG-025T 93V SERIES, PLL BASED CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO48
相关代理商/技术参数
参数描述
ICS932S421B 制造商:IDT 制造商全称:Integrated Device Technology 功能描述:PCIe Gen2 and QPI Clock for Intel-Based Servers
ICS932S421BFLF 功能描述:IC PCIE GEN2 MAIN CLOCK 56-SSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ICS932S421BFLFT 功能描述:IC PCIE GEN2 MAIN CLOCK 56-SSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ICS932S421BGLF 功能描述:IC PCIE GEN2 MAIN CLOCK 56TSSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:1 系列:- 类型:时钟/频率发生器,多路复用器 PLL:是 主要目的:存储器,RDRAM 输入:晶体 输出:LVCMOS 电路数:1 比率 - 输入:输出:1:2 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3 V ~ 3.6 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:16-TSSOP(0.173",4.40mm 宽) 供应商设备封装:16-TSSOP 包装:Digi-Reel® 其它名称:296-6719-6
ICS932S421BGLFT 功能描述:IC GEN2 MAIN CLK INTEL 56-TSSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:1 系列:- 类型:时钟/频率发生器,多路复用器 PLL:是 主要目的:存储器,RDRAM 输入:晶体 输出:LVCMOS 电路数:1 比率 - 输入:输出:1:2 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3 V ~ 3.6 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:16-TSSOP(0.173",4.40mm 宽) 供应商设备封装:16-TSSOP 包装:Digi-Reel® 其它名称:296-6719-6