参数资料
型号: ISPLSI 1048E-50LQN
厂商: Lattice Semiconductor Corporation
文件页数: 15/17页
文件大小: 0K
描述: IC PLD ISP 96I/O 20NS 128PQFP
标准包装: 24
系列: ispLSI® 1000E
可编程类型: 系统内可编程
最大延迟时间 tpd(1): 20.0ns
电压电源 - 内部: 4.75 V ~ 5.25 V
逻辑元件/逻辑块数目: 48
门数: 8000
输入/输出数: 96
工作温度: 0°C ~ 70°C
安装类型: 表面贴装
封装/外壳: 128-BQFP
供应商设备封装: 128-PQFP(28x28)
包装: 托盘
其它名称: ISPLSI1048E-50LQN
Specifications ispLSI 1048E
7
USE
ispLSI
1048EA
FOR
NEW
DESIGNS
Internal Timing Parameters1
tiobp
1. Internal Timing Parameters are not tested and are for reference only.
2. Refer to Timing Model in this data sheet for further details.
3. The XOR adjacent path can only be used by hard macros.
Table 2-0036A/1048E
Inputs
UNITS
-100
MIN.
-90
MIN.
MAX.
DESCRIPTION
#
2
PARAMETER
22 I/O Register Bypass
0.5
ns
tiolat
23 I/O Latch Delay
2.5
ns
tgrp1
29 GRP Delay, 1 GLB Load
2.2
ns
GLB
t1ptxor
36 1 Product Term/XOR Path Delay
6.5
ns
t20ptxor
37 20 Product Term/XOR Path Delay
6.5
ns
txoradj
38 XOR Adjacent Path Delay
7.3
ns
tgbp
39 GLB Register Bypass Delay
0.4
ns
tgsu
40 GLB Register Setup Time before Clock
0.1
ns
tgh
41 GLB Register Hold Time after Clock
6.4
ns
tgco
42 GLB Register Clock to Output Delay
2.0
ns
3
tgro
43 GLB Register Reset to Output Delay
6.3
ns
tptre
44 GLB Product Term Reset to Register Delay
5.0
ns
tptoe
45 GLB Product Term Output Enable to I/O Cell Delay
5.7
ns
tptck
46 GLB Product Term Clock Delay
4.0
5.2
ns
ORP
0.3
2.3
GRP
1.9
t4ptbpc
34 4 Product Term Bypass Path Delay (Combinatorial)
5.4
ns
4.6
5.8
6.3
1.0
5.3
t4ptbpr
35 4 Product Term Bypass Path Delay (Registered)
6.3
ns
5.3
0.5
5.3
2.5
6.2
4.5
7.2
3.5
4.7
torp
47 ORP Delay
1.0
ns
torpbp
48 ORP Bypass Delay
0.0
ns
1.0
0.0
tiosu
24 I/O Register Setup Time before Clock
3.5
4.0
ns
tioh
25 I/O Register Hold Time after Clock
0.0
-0.5
ns
tioco
26 I/O Register Clock to Out Delay
5.0
ns
5.0
tior
27 I/O Register Reset to Out Delay
5.0
ns
5.0
tdin
28 Dedicated Input Delay
2.9
ns
2.7
tgrp4
30 GRP Delay, 4 GLB Loads
2.4
ns
tgrp8
31 GRP Delay, 8 GLB Loads
2.7
ns
tgrp16
32 GRP Delay, 16 GLB Loads
3.3
ns
tgrp48
33 GRP Delay, 48 GLB Loads
5.7
ns
2.4
2.6
3.0
5.4
-125
MIN. MAX.
0.3
1.9
1.8
3.6
5.0
0.4
3.9
4.0
0.1
4.5
2.3
4.9
3.9
5.4
2.9
4.0
1.0
0.0
3.0
0.0
4.6
4.6
2.3
2.0
2.3
2.8
4.9
相关PDF资料
PDF描述
LC4256V-75T144I IC PLD 256MC 96I/O 7.5NS 144TQFP
VE-241-CY-F4 CONVERTER MOD DC/DC 12V 50W
LC4256V-5T144C IC PLD 256MC 96I/O 5NS 144TQFP
MIC37150-1.5BR TR IC REG LDO 1.5V 1.5A S-PAK-3
LC4256V-75TN144I IC CPLD 256MACROCELLS 144TQFP
相关代理商/技术参数
参数描述
ispLSI1048E-50LQN 功能描述:CPLD - 复杂可编程逻辑器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
ISPLSI1048E50LQNI 制造商:LATTICE 制造商全称:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD
ISPLSI1048E50LT 制造商:LATTICE 制造商全称:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD
ispLSI1048E-50LT 功能描述:CPLD - 复杂可编程逻辑器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
ISPLSI1048E50LTI 制造商:LATTICE 制造商全称:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD