参数资料
型号: LCMXO640E-4MN132I
厂商: Lattice Semiconductor Corporation
文件页数: 40/88页
文件大小: 0K
描述: IC FPGA 640LUTS 132CSBGA
标准包装: 360
系列: MachXO
可编程类型: 系统内可编程
最大延迟时间 tpd(1): 4.2ns
电压电源 - 内部: 1.14 V ~ 1.26 V
宏单元数: 320
输入/输出数: 101
工作温度: -40°C ~ 100°C
安装类型: 表面贴装
封装/外壳: 132-LFBGA,CSPBGA
供应商设备封装: 132-CSPBGA(8x8)
包装: 托盘
DC and Switching Characteristics
MachXO Family Data Sheet
sysCLOCK PLL Timing
Over Recommended Operating Conditions
Parameter
Descriptions
Conditions
Min.
Max.
Units
25
420
MHz
f IN
f OUT
f OUT2
f VCO
Input Clock Frequency (CLKI, CLKFB)
Output Clock Frequency (CLKOP, CLKOS)
K-Divider Output Frequency (CLKOK)
PLL VCO Frequency
Input Divider (M) = 1;
Feedback Divider (N) <= 4 5, 6
18
25
0.195
420
25
420
210
840
MHz
MHz
MHz
MHz
25
MHz
f PFD
Phase Detector Input Frequency
Input Divider (M) = 1; ?
Feedback Divider (N) <= 4 5, 6
18
25
MHz
AC Characteristics
t PH
t DT
4
t OPJIT 1
t SK
t W
t LOCK 2
t PA
t IPJIT
t FBKDLY
t HI
t LO
t RST
Output Clock Duty Cycle
Output Phase Accuracy
Output Clock Period Jitter
Input Clock to Output Clock Skew
Output Clock Pulse Width
PLL Lock-in Time
Programmable Delay Unit
Input Clock Period Jitter
External Feedback Delay
Input Clock High Time
Input Clock Low Time
RST Pulse Width
Default duty cycle selected 3
f OUT >= 100 MHz
f OUT < 100 MHz
Divider ratio = integer
At 90% or 10% 3
f OUT ? 100 MHz
f OUT < 100 MHz
90% to 90%
10% to 10%
45
1
100
0.5
0.5
10
55
0.05
+/-120
0.02
+/-200
150
450
+/-200
0.02
10
%
UI
ps
UIPP
ps
ns
μs
ps
ps
UI
ns
ns
ns
ns
1.
2.
3.
4.
5.
6.
Jitter sample is taken over 10,000 samples of the primary PLL output with a clean reference clock.
Output clock is valid after t LOCK for PLL reset and dynamic delay adjustment.
Using LVDS output buffers.
CLKOS as compared to CLKOP output.
When using an input frequency less than 25 MHz the output frequency must be less than or equal to 4 times the input frequency.
The on-chip oscillator can be used to provide reference clock input to the PLL provided the output frequency restriction for clock
inputs below 25 MHz are followed.
Rev. A 0.19
3-14
相关PDF资料
PDF描述
GCM18DCMD CONN EDGECARD 36POS .156 WW
10018784-11002TLF CONN PCI EXPRESS 98POS VERT PCB
10018783-10001TLF CONN PCI EXPRESS 64POS VERT PCB
XC2C128-6VQG100C IC CR-II CPLD 128MCELL 100-VQFP
RSA36DRMN-S288 CONN EDGECARD 72POS .125 EXTEND
相关代理商/技术参数
参数描述
LCMXO640E-4T100C 功能描述:CPLD - 复杂可编程逻辑器件 640 LUTs 74 IO 1.2V -4 Spd RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
LCMXO640E-4T100I 功能描述:CPLD - 复杂可编程逻辑器件 640 LUTs 74 IO 1.2V -4 Spd I RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
LCMXO640E-4T144C 功能描述:CPLD - 复杂可编程逻辑器件 640 LUTs 113 IO 1.2V -4 Spd RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
LCMXO640E-4T144I 功能描述:CPLD - 复杂可编程逻辑器件 640 LUTs 113 IO 1.2V -4 Spd I RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
LCMXO640E-4TN100C 功能描述:CPLD - 复杂可编程逻辑器件 640 LUTs 74 IO 1.2V -4 Spd RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100