参数资料
型号: M38199EFFS
元件分类: 微控制器/微处理器
英文描述: 8-BIT, UVPROM, MICROCONTROLLER, CQCC100
封装: WINDOWED, CERAMIC, LCC-100
文件页数: 13/217页
文件大小: 2564K
代理商: M38199EFFS
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页当前第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页
3819 Group USER’S MANUAL
vii
Table of contents
Fig. 2.5.18 Control procedure of Segment key-scan ..................................................................... 121
Fig. 2.5.19 Connection diagram [FLD automatic display and Key-scan using digit pin] .......... 122
Fig. 2.5.20 Timing chart [FLD automatic display and Key-scan using digit pin] ...................... 122
Fig. 2.5.21 Setting of related registers (1) [FLD automatic display and Key-scan using digit pin] ........... 123
Fig. 2.5.22 Setting of related registers (2) [FLD automatic display and Key-scan using digit pin] ........... 124
Fig. 2.5.23 Example of FLD digit allocation [FLD automatic display and Key-scan using digit pin] ......... 126
Fig. 2.5.24 Control procedure [FLD automatic display and Key-scan using digit pin] .............. 127
Fig. 2.5.25 Control procedure of Digit key-scan ............................................................................. 128
Fig. 2.5.26 Connection diagram [FLD display by software] .......................................................... 129
Fig. 2.5.27 Timing chart [FLD display by software] ....................................................................... 129
Fig. 2.5.28 Enlarged view of Key-scan of ports P30 to P37 ......................................................... 130
Fig. 2.5.29 Setting of related registers [FLD display by software] .............................................. 130
Fig. 2.5.30 Example of FLD digit allocation [FLD display by software] ...................................... 131
Fig. 2.5.31 Control procedure [FLD display by software] .............................................................. 132
Fig. 2.5.32 Connection diagram [5 ! 7 dot display] ...................................................................... 133
Fig. 2.5.33 Timing chart [5 ! 7 dot display] ................................................................................... 133
Fig. 2.5.34 Setting of related registers (1) [5 ! 7 dot display] .................................................... 134
Fig. 2.5.35 Setting of related registers (2) [5 ! 7 dot display] .................................................... 135
Fig. 2.5.36 Example of FLD digit allocation and segment arrangment ....................................... 137
Fig. 2.5.37 Setting example of display data (in case of using DIG11 pin) ................................. 137
Fig. 2.5.38 Control procedure [5 ! 7 dot display] ......................................................................... 138
Fig. 2.6.1 Structure of Interrupt interval determination register ................................................... 139
Fig. 2.6.2 Structure of Interrupt interval determination control register ...................................... 139
Fig. 2.6.3 Structure of Interrupt edge selection register ............................................................... 140
Fig. 2.6.4 Structure of Interrupt request register 1 ........................................................................ 140
Fig. 2.6.5 Structure of Interrupt control register 1 ......................................................................... 141
Fig. 2.6.6 Connection diagram [Reception of remote-control signal] ........................................... 142
Fig. 2.6.7 Function block diagram [Reception of remote-control signal] ..................................... 142
Fig. 2.6.8 Timing chart of data determination ................................................................................. 143
Fig. 2.6.9 Setting of related registers [Reception of remote-control signal] ............................... 144
Fig. 2.6.10 Control procedure (1) [Reception of remote-control signal] ...................................... 145
Fig. 2.6.11 Control procedure (2) [Reception of remote-control signal] (Timer 2 interrupt) ..... 146
Fig. 2.7.1 Structure of Zero cross detection control register ........................................................ 147
Fig. 2.7.2 Structure of Interrupt edge selection register ............................................................... 147
Fig. 2.7.3 Structure of Interrupt request register 1 ........................................................................ 148
Fig. 2.7.4 Structure of Interrupt control register 1 ......................................................................... 148
Fig. 2.7.5 Connection example of Zero cross detection circuit .................................................... 149
Fig. 2.7.6 Setting of related registers
[Clock count using ZCR interrupt (without using a noise filter)] ................................ 150
Fig. 2.7.7 Control procedure [Clock count using ZCR interrupt (without using a noise filter)] ....................... 151
Fig. 2.7.8 Setting of related registers [Clock count using ZCR interrupt (using a noise filter)]................... 152
Fig. 2.7.9 Control procedure [Clock count using ZCR interrupt (using a noise filter)] ..................................... 153
Fig. 2.8.1 Example of Poweron reset circuit ................................................................................... 154
Fig. 2.8.2 RAM back-up system ........................................................................................................ 154
Fig. 2.9.1 Structure of Timer i ........................................................................................................... 155
Fig. 2.9.2 Structure of Timer 2 .......................................................................................................... 155
Fig. 2.9.3 Structure of Timer 12 mode register .............................................................................. 156
Fig. 2.9.4 Structure of Timer 34 mode register .............................................................................. 156
Fig. 2.9.5 Structure of CPU mode register ...................................................................................... 157
Fig. 2.9.6 Structure of Interrupt request register 1 ........................................................................ 157
Fig. 2.9.7 Structure of Interrupt request register 2 ........................................................................ 158
相关PDF资料
PDF描述
M38198MC-XXXFP 8-BIT, MROM, MICROCONTROLLER, PQFP100
M30622SFP 16-BIT, 16 MHz, MICROCONTROLLER, PQFP100
M38039FFFP 8-BIT, FLASH, 16.8 MHz, MICROCONTROLLER, PQFP64
MB90548PF 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP100
MSU2052L16-YYYU 8-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP44
相关代理商/技术参数
参数描述
M38199MF072F 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF210F 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF217 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF219F 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF227 制造商:Panasonic Industrial Company 功能描述:IC