参数资料
型号: M38199EFFS
元件分类: 微控制器/微处理器
英文描述: 8-BIT, UVPROM, MICROCONTROLLER, CQCC100
封装: WINDOWED, CERAMIC, LCC-100
文件页数: 2/217页
文件大小: 2564K
代理商: M38199EFFS
第1页当前第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页
3819 Group USER’S MANUAL
Table of contents
vi
Fig. 2.3.3 Structure of Serial I/O automatic transfer control register ............................................. 87
Fig. 2.3.4 Structure of Serial I/O 1 register ....................................................................................... 87
Fig. 2.3.5 Structure of Serial I/O automatic transfer interval register ............................................ 88
Fig. 2.3.6 Structure of Serial I/O 2 control register .......................................................................... 88
Fig. 2.3.7 Structure of Serial I/O 3 control register .......................................................................... 89
Fig. 2.3.8 Structure of Interrupt request register 1 ........................................................................... 89
Fig. 2.3.9 Structure of Interrupt control register 1 ............................................................................ 90
Fig. 2.3.10 Serial I/O connection examples (1) ................................................................................. 91
Fig. 2.3.11 Serial I/O connection examples (2) ................................................................................. 92
Fig. 2.3.12 Setting of Serial I/O mode ................................................................................................ 93
Fig. 2.3.13 Connection diagram [Output of serial data] ................................................................... 94
Fig. 2.3.14 Timing chart [Output of serial data] ................................................................................ 94
Fig. 2.3.15 Setting of related registers [Output of serial data] ........................................................ 95
Fig. 2.3.16 Setting of transmission data [Output of serial data] ..................................................... 95
Fig. 2.3.17 Control procedure [Output of serial data] ....................................................................... 96
Fig. 2.3.18 Connection diagram [Data transmission or reception using automatic transfer] ....... 97
Fig. 2.3.19 Timing chart [Data transmission or reception using automatic transfer] .................... 97
Fig. 2.3.20 Setting of related registers [Data transmission or reception using automatic transfer] ................ 98
Fig. 2.3.21 Setting of transmission data [Data transmission or reception using automatic transfer] ............. 99
Fig. 2.3.22 Control procedure [Data transmission or reception using automatic transfer] ............................... 100
Fig. 2.3.23 Connection diagram
[Cyclic transmission or reception of block data between microcomputers] ........... 101
Fig. 2.3.24 Timing chart [Cyclic transmission or reception of block data between microcomputers] ............... 102
Fig. 2.3.25 Setting of related registers
[Cyclic transmission or reception of block data between microcomputers] ........... 102
Fig. 2.3.26 Control in the master unit .............................................................................................. 103
Fig. 2.3.27 Control in the slave unit ................................................................................................. 104
Fig. 2.4.1 Structure of AD/DA control register ................................................................................ 105
Fig. 2.4.2 Structure of A-D conversion register .............................................................................. 105
Fig. 2.4.3 Structure of Interrupt request register 2 ........................................................................ 106
Fig. 2.4.4 Structure of Interrupt control register 2 ......................................................................... 106
Fig. 2.4.5 Connection diagram [Conversion of Analog input voltage] ......................................... 107
Fig. 2.4.6 Setting of related registers [Conversion of Analog input voltage] ............................. 107
Fig. 2.4.7 Control procedure [Conversion of Analog input voltage] ............................................. 108
Fig. 2.5.1 Structure of Port P0 segment/digit switch register ....................................................... 109
Fig. 2.5.2 Structure of Port P2 digit/port switch register ............................................................... 109
Fig. 2.5.3 Structure of Port P8 segment/port switch register ....................................................... 110
Fig. 2.5.4 Structure of Port PA segment/port switch register ....................................................... 110
Fig. 2.5.5 Structure of FLDC mode register 1 ................................................................................ 111
Fig. 2.5.6 Structure of FLDC mode register 2 ................................................................................ 112
Fig. 2.5.7 Structure of FLD data pointer ......................................................................................... 113
Fig. 2.5.8 Structure of FLD data pointer reload register ............................................................... 113
Fig. 2.5.9 Structure of Interrupt request register 2 ........................................................................ 114
Fig. 2.5.10 Structure of Interrupt control register 2 ....................................................................... 114
Fig. 2.5.11 Connection diagram [FLD automatic display and Key-scan using segment pin] ... 115
Fig. 2.5.12 Timing chart [FLD automatic display and Key-scan using segment pin] .............. 115
Fig. 2.5.13 Enlarged view of SEG24 to SEG31 during Tscan ....................................................... 116
Fig. 2.5.14 Setting of related registers (1) [FLD automatic display and Key-scan using segment pin] .... 116
Fig. 2.5.15 Setting of related registers (2) [FLD automatic display and Key-scan using segment pin] .... 117
Fig. 2.5.16 Example of FLD digit allocation [FLD automatic display and Key-scan using segment pin] . 119
Fig. 2.5.17 Control procedure [FLD automatic display and Key-scan using segment pin] ...... 120
相关PDF资料
PDF描述
M38198MC-XXXFP 8-BIT, MROM, MICROCONTROLLER, PQFP100
M30622SFP 16-BIT, 16 MHz, MICROCONTROLLER, PQFP100
M38039FFFP 8-BIT, FLASH, 16.8 MHz, MICROCONTROLLER, PQFP64
MB90548PF 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP100
MSU2052L16-YYYU 8-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP44
相关代理商/技术参数
参数描述
M38199MF072F 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF210F 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF217 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF219F 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF227 制造商:Panasonic Industrial Company 功能描述:IC