参数资料
型号: MC68HC08AS32ACFU
厂商: FREESCALE SEMICONDUCTOR INC
元件分类: 微控制器/微处理器
英文描述: 8-BIT, MROM, 8.4 MHz, MICROCONTROLLER, PQFP64
封装: QFP-64
文件页数: 288/296页
文件大小: 3608K
代理商: MC68HC08AS32ACFU
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页当前第288页第289页第290页第291页第292页第293页第294页第295页第296页
MC68HC08AS32A — Rev. 1.1
Data Sheet
Freescale Semiconductor
91
TSIFR — Transmit Single Byte IFR with No CRC (Type 1 or 2) Bit
The TSIFR bit is used to request the BDLC to transmit the byte in the BDLC data
register (BDR, $003F) as a single byte IFR with no CRC. Typically, the byte
transmitted is a unique identifier or address of the transmitting (responding)
node. See Figure 4-20.
1 = If this bit is set prior to a valid EOD being received with no CRC error,
once the EOD symbol has been received the BDLC will attempt to
transmit the appropriate normalization bit followed by the byte in the
BDR.
0 = The TSIFR bit will be cleared automatically, once the BDLC
has successfully transmitted the byte in the BDR onto the
bus, or TEOD is set, or an error is detected on the bus.
If the programmer attempts to set the TSIFR bit immediately after the EOD symbol
has been received from the bus, the TSIFR bit will remain in the reset state and no
attempt will be made to transmit the IFR byte.
If a loss of arbitration occurs when the BDLC attempts to transmit and after the IFR
byte winning arbitration completes transmission, the BDLC will again attempt to
transmit the BDR (with no normalization bit). The BDLC will continue transmission
attempts until an error is detected on the bus, or TEOD is set, or the BDLC
transmission is successful.
If loss or arbitration occurs in the last two bits of the IFR byte, two additional 1 bits
will not be sent out because the BDLC will attempt to retransmit the byte in the
transmit shift register after the IRF byte winning arbitration completes transmission.
TMIFR1 — Transmit Multiple Byte IFR with CRC (Type 3) Bit
The TMIFR1 bit requests the BDLC to transmit the byte in the BDLC data
register (BDR) as the first byte of a multiple byte IFR with CRC or as a single
byte IFR with CRC. Response IFR bytes are still subject to J1850 message
length maximums (see 4.4.2 J1850 Frame Format and Figure 4-20).
If this bit is set prior to a valid EOD being received with no CRC error, once the
EOD symbol has been received the BDLC will attempt to transmit the
appropriate normalization bit followed by IFR bytes. The programmer should set
TEOD after the last IFR byte has been written into the BDR register. After TEOD
has been set and the last IFR byte has been transmitted, the CRC byte is
transmitted.
0 = The TMIFR1 bit will be cleared automatically – once the BDLC has
successfully transmitted the CRC byte and EOD symbol – by the
detection of an error on the multiplex bus or by a transmitter underrun
caused when the programmer does not write another byte to the BDR
after the TDRE interrupt.
If the TMIFR1 bit is set, the BDLC will attempt to transmit the normalization
symbol followed by the byte in the BDR. After the byte in the BDR has been
loaded into the transmit shift register, a TDRE interrupt (see 4.6.4 BDLC State
Vector Register) will occur similar to the main message transmit sequence.
The programmer should then load the next byte of the IFR into the BDR for
相关PDF资料
PDF描述
MC68HRC98JL3ECFA 8-BIT, FLASH, 4 MHz, MICROCONTROLLER, PQFP48
MC68HRC98JL3EMDW 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDSO28
MC68HC05C9AFN 8-BIT, MROM, 2.1 MHz, MICROCONTROLLER, PQCC44
MC9S08GB32CFU 8-BIT, FLASH, 20 MHz, MICROCONTROLLER, PQFP64
MC9S12A128BCFU 16-BIT, FLASH, 25 MHz, MICROCONTROLLER, PQFP80
相关代理商/技术参数
参数描述
MC68HC08AZ0 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:Advance Information
MC68HC08AZ0CFU 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:Advance Information
MC68HC08AZ16 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:HCMOS Microcontroller Unit
MC68HC08AZ24 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:HCMOS Microcontroller Unit
MC68HC08AZ32 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:Advance Information