参数资料
型号: MC68LC302PU16
厂商: MOTOROLA INC
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 16.67 MHz, RISC MICROCONTROLLER, PQFP100
封装: TQFP-100
文件页数: 9/182页
文件大小: 618K
代理商: MC68LC302PU16
第1页第2页第3页第4页第5页第6页第7页第8页当前第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页
Signal Description
MOTOROLA
MC68LC302 REFERENCE MANUAL
5-11
BG—Bus Grant
This signal is an input to the IDMA and SDMA when the internal M68000 core is disabled
and indicates that the LC302 has the bus after the current bus cycle completes.
BGACK—Bus Grant Acknowledge
This bidirectional signal indicates that some device has become the bus master. This sig-
nal is an input when an external device owns the bus. This signal is an output when the
IDMA or SDMA has become the master of the bus. If the SDMA steals a cycle from the
IDMA, the BGACK pin will remain asserted continuously.
NOTE
BGACK should always be used in the external bus arbitration
process.
5.9 INTERRUPT CONTROL PINS
The interrupt control pins are shown in Figure 5-8. The IPL2-0 signals are only available
when the CPU is enabled. The FC2-0 and AVEC signals are only available in the PGA
package.
Figure 5-8. Interrupt Control Pins
These inputs have dual functionality:
IPL0/IRQ1
IPL1/IRQ6
IPL2/IRQ7—Interrupt Priority Level 2–0/Interrupt Request 1,6,7
As IPL2–IPL0 (normal mode), these input pins indicate the encoded priority level of the
external device requesting an interrupt. Level 7 is the highest (nonmaskable) priority;
whereas, level 0 indicates that no interrupt is requested. The least significant bit is IPL0,
and the most significant bit is IPL2. These lines must remain stable until the M68000 core
IPL0/IRQ1
IPL2/IRQ7
FC0*
FC1*
IPL1/IRQ6
FC2*
AVEC*
* Those pins are available in PGA Package only
相关PDF资料
PDF描述
MC68HC11KA1VFN4 8-BIT, EEPROM, 4 MHz, MICROCONTROLLER, PQCC68
MC68HC11KA3MFN4 8-BIT, MROM, 4 MHz, MICROCONTROLLER, PQCC68
MC68B09ECP 8-BIT, 2 MHz, MICROPROCESSOR, PDIP40
M38B59EF-XXXFP 8-BIT, OTPROM, 4.2 MHz, MICROCONTROLLER, PQFP80
M37774M9XXXGP 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP100
相关代理商/技术参数
参数描述
MC68LC302PU16CT 功能描述:IC MPU MULTI PROTOCOL 100-LQFP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微处理器 系列:M683xx 标准包装:2 系列:MPC8xx 处理器类型:32-位 MPC8xx PowerQUICC 特点:- 速度:133MHz 电压:3.3V 安装类型:表面贴装 封装/外壳:357-BBGA 供应商设备封装:357-PBGA(25x25) 包装:托盘
MC68LC302PU16VCT 功能描述:IC MPU NETWORK 16MHZ 100-LQFP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微处理器 系列:M683xx 标准包装:2 系列:MPC8xx 处理器类型:32-位 MPC8xx PowerQUICC 特点:- 速度:133MHz 电压:3.3V 安装类型:表面贴装 封装/外壳:357-BBGA 供应商设备封装:357-PBGA(25x25) 包装:托盘
MC68LC302PU20CT 功能描述:微处理器 - MPU 20MHz 2MIPS RoHS:否 制造商:Atmel 处理器系列:SAMA5D31 核心:ARM Cortex A5 数据总线宽度:32 bit 最大时钟频率:536 MHz 程序存储器大小:32 KB 数据 RAM 大小:128 KB 接口类型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作电源电压:1.8 V to 3.3 V 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-324
MC68LC302PU20VCT 功能描述:IC MPU NETWORK 20MHZ 100-LQFP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微处理器 系列:M683xx 标准包装:2 系列:MPC8xx 处理器类型:32-位 MPC8xx PowerQUICC 特点:- 速度:133MHz 电压:3.3V 安装类型:表面贴装 封装/外壳:357-BBGA 供应商设备封装:357-PBGA(25x25) 包装:托盘
MC68LC302PU25CT 功能描述:微处理器 - MPU 25MHz 2.5MIPS RoHS:否 制造商:Atmel 处理器系列:SAMA5D31 核心:ARM Cortex A5 数据总线宽度:32 bit 最大时钟频率:536 MHz 程序存储器大小:32 KB 数据 RAM 大小:128 KB 接口类型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作电源电压:1.8 V to 3.3 V 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-324