参数资料
型号: MCF5206CFT16A
厂商: FREESCALE SEMICONDUCTOR INC
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 16.67 MHz, RISC PROCESSOR, PQFP160
封装: 28 X 28 MM, 3.30 MM HEIGHT, 0.65 MM PITCH, PLASTIC, QFP-160
文件页数: 432/464页
文件大小: 3553K
代理商: MCF5206CFT16A
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页当前第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页第442页第443页第444页第445页第446页第447页第448页第449页第450页第451页第452页第453页第454页第455页第456页第457页第458页第459页第460页第461页第462页第463页第464页
TABLE OF CONTENTS (Continued)
Paragraph
Page
Number
Title
Number
ii
USERS MANUAL
MOTOROLA
2.3.2
Chip Selects (CS[3:0])................................................................ 2-5
2.3.3
Byte Write Enables (A[27:24]/ CS[7:4]/ WE[0:3]) ....................... 2-5
2.4
Interrupt Control Signals ...................................................................... 2-7
2.4.1
Interrupt Priority Level/ Interrupt Request (IPL[2]/IRQ[7],IPL[1]/IRQ[4],
IPL[0]/IRQ[1]) .............................................................................. 2-7
2.5
Bus Control Signals.............................................................................. 2-8
2.5.1
Read/Write (R/W)....................................................................... 2-8
2.5.2
Size (SIZ[1:0]) ............................................................................ 2-8
2.5.3
Transfer Type (TT[1:0]) .............................................................. 2-9
2.5.4
Access Type and Mode (ATM)................................................... 2-9
2.5.5
Transfer Start (TS) ................................................................... 2-10
2.5.6
Transfer Acknowledge (TA) ..................................................... 2-10
2.5.7
Asynchronous Transfer Acknowledge (ATA) ........................... 2-10
2.5.8
Transfer Error Acknowledge (TEA) .......................................... 2-11
2.6
Bus Arbitration Signals....................................................................... 2-11
2.6.1
Bus Request (BR) .................................................................... 2-11
2.6.2
Bus Grant (BG) ........................................................................ 2-11
2.6.3
Bus Driven (BD) ....................................................................... 2-11
2.7
Clock and Reset Signals .................................................................... 2-12
2.7.1
Clock Input (CLK) ..................................................................... 2-12
2.7.2
Reset (RSTI) ............................................................................ 2-12
2.7.3
Reset Out (RTS[2]/RSTO) ....................................................... 2-12
2.8
DRAM Controller Signals ................................................................... 2-12
2.8.1
Row Address Strobes (RAS[1:0]) ............................................. 2-13
2.8.2
Column Address Strobes (CAS[3:0]) ....................................... 2-13
2.8.3
DRAM Write (DRAMW) ............................................................ 2-14
2.9
UART Module Signals ........................................................................ 2-14
2.9.1
Receive Data (RxD[1], RxD[2]) ................................................ 2-14
2.9.2
Transmit Data (TxD[1], TxD[2]) ................................................ 2-14
2.9.3
Request To Send (RTS[1], RTS[2]/RSTO) .............................. 2-15
2.9.4
Clear To Send (CTS[1], CTS[2]) .............................................. 2-15
2.10
Timer Module Signals ........................................................................ 2-15
2.10.1
Timer Input (TIN[2], TIN[1]) ...................................................... 2-15
2.10.2
Timer Output (TOUT[2], TOUT[1]) ........................................... 2-15
2.11
M-Bus Module Signals ....................................................................... 2-15
2.11.1
M-Bus Serial Clock (SCL) ........................................................ 2-15
2.11.2
M-Bus Serial Data (SDA) ......................................................... 2-15
2.12
General Purpose I/O Signals ............................................................. 2-16
2.12.1
General Purpose I/O (PP[7:4]/PST[3:0]) .................................. 2-16
2.12.2
Parallel Port (General-Purpose I/O) (PP[3:0]/DDATA[3:0]) ...... 2-16
2.13
Debug Support Signals ...................................................................... 2-16
2.13.1
Processor Status (PP[7:4]/PST[3:0]) ........................................ 2-16
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
..
.
相关PDF资料
PDF描述
MCF5212CAE66 32-BIT, FLASH, 66 MHz, RISC MICROCONTROLLER, PQFP64
MCF5212LCVM66 32-BIT, FLASH, 66 MHz, RISC MICROCONTROLLER, PBGA81
MCF5213CAF80 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PQFP100
MCF5211CEP66 32-BIT, FLASH, 66 MHz, RISC MICROCONTROLLER, QCC64
MCF5211LCVM80 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PBGA81
相关代理商/技术参数
参数描述
MCF5206CFT25A 制造商:Rochester Electronics LLC 功能描述:MCF5206 V2CORE 512SRAM - Bulk
MCF5206E 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:CodeWarrior Development Studio for ColdFire㈢ Architectures
MCF5206EAB40 功能描述:微处理器 - MPU MCF5206E V2CORE 8KSRAM RoHS:否 制造商:Atmel 处理器系列:SAMA5D31 核心:ARM Cortex A5 数据总线宽度:32 bit 最大时钟频率:536 MHz 程序存储器大小:32 KB 数据 RAM 大小:128 KB 接口类型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作电源电压:1.8 V to 3.3 V 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-324
MCF5206EAB54 功能描述:微处理器 - MPU MCF5206E V2CORE 8KSRAM RoHS:否 制造商:Atmel 处理器系列:SAMA5D31 核心:ARM Cortex A5 数据总线宽度:32 bit 最大时钟频率:536 MHz 程序存储器大小:32 KB 数据 RAM 大小:128 KB 接口类型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作电源电压:1.8 V to 3.3 V 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-324
MCF5206ECAB40 功能描述:微处理器 - MPU MCF5206E V2CORE RoHS:否 制造商:Atmel 处理器系列:SAMA5D31 核心:ARM Cortex A5 数据总线宽度:32 bit 最大时钟频率:536 MHz 程序存储器大小:32 KB 数据 RAM 大小:128 KB 接口类型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作电源电压:1.8 V to 3.3 V 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-324