参数资料
型号: MCIMX257CJM4A
厂商: FREESCALE SEMICONDUCTOR INC
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 400 MHz, MICROPROCESSOR, PBGA400
封装: 17 X 17 MM, 0.80 MM PITCH, ROHS COMPLIANT, PLASTIC, MAPBGA-400
文件页数: 107/154页
文件大小: 1498K
代理商: MCIMX257CJM4A
i.MX25 Applications Processor for Consumer and Industrial Products, Rev. 8
56
Freescale Semiconductor
3.7.6
External Memory Interface (EMI) Timing
The EMI module includes the enhanced SDRAM/LPDDR memory controller (ESDCTL), NAND Flash
controller (NFC), and wireless external interface module (WEIM). The following subsections give timing
information for these submodules.
Table 43. CSPI Interface Timing Parameters
ID
Parameter Description
Symbol
Minimum
Maximum
Units
t1
CSPI master SCLK cycle time
tclko
60.2
ns
t2
CSPI master SCLK high time
tclkoH
22.65
ns
t3
CSPI master SCLK low time
tclkoL
22.47
ns
t1’
CSPI slave SCLK cycle time
tclki
60.2
ns
t2’
CSPI slave SCLK high time
tclkiH
30.1
ns
t3’
CSPI slave SCLK low time
tclkiL
30.1
ns
t4
CSPI SCLK transition time
tpr
1
1 The output SCLK transition time is tested with 25 pF drive.
2.6
8.5
ns
t5
SSn output pulse width
tWsso
2Tsclk
2 +T
wait
3
2 T
sclk = CSPI clock period
3 T
wait = Wait time, as specified in the sample period control register
——
t5’
SSn input pulse width
tWssi
Tper
4
4 T
per = CSPI reference baud rate clock period (PERCLK2)
——
t6
SSn output asserted to first SCLK edge (SS output setup
time)
tSsso
3Tsclk
——
t6’
SSn input asserted to first SCLK edge (SS input setup
time)
tSssi
Tper
——
t7
CSPI master: Last SCLK edge to SSn negated (SS
output hold time)
tHsso
2Tsclk
——
t7’
CSPI slave: Last SCLK edge to SSn negated (SS input
hold time)
tHssi
30
ns
t8
CSPI master: CSPI1_RDY low to SSn asserted
(CSPI1_RDY setup time)
tSrdy
2Tper
5Tper
t9
CSPI master: SSn negated to CSPI1_RDY low
tHrdy
0—
ns
t10
Output data setup time
tSdatao
(tclkoL or tclkoH or
tclkiL or tclkiH) –
Tipg
5
5 T
ipg = CSPI main clock IPG_CLOCK period
——
t11
Output data hold time
tHdatao
tclkoL or tclkoH or
tclkiL or tclkiH
——
t12
Input data setup time
tSdatai
Tipg + 0.5
ns
t13
Input data hold time
tHdatai
0—
ns
t14
Pause between data word
tpause
0—
ns
相关PDF资料
PDF描述
M102P0200.0000CK 200 MHz, OTHER CLOCK GENERATOR, MDIP24
MC3S12XEP100F1CVLR 32-BIT, FLASH, 50 MHz, RISC MICROCONTROLLER, PBGA208
MPC8541CPXAPFX 32-BIT, 1420 MHz, RISC PROCESSOR, CBGA360
MPC8541ECVTAPDX 32-BIT, 1700 MHz, RISC PROCESSOR, CBGA360
MPC8555ECVTAJD 32-BIT, 533 MHz, RISC PROCESSOR, PBGA783
相关代理商/技术参数
参数描述
MCIMX257CJM4A 制造商:Freescale Semiconductor 功能描述:IC
MCIMX257CJN4A 功能描述:处理器 - 专门应用 12X12 IMX25 1.2 RoHS:否 制造商:Freescale Semiconductor 类型:Multimedia Applications 核心:ARM Cortex A9 处理器系列:i.MX6 数据总线宽度:32 bit 最大时钟频率:1 GHz 指令/数据缓存: 数据 RAM 大小:128 KB 数据 ROM 大小: 工作电源电压: 最大工作温度:+ 95 C 安装风格:SMD/SMT 封装 / 箱体:MAPBGA-432
MCIMX257CVM4 功能描述:处理器 - 专门应用 SENNA IMX25 INDUST RoHS:否 制造商:Freescale Semiconductor 类型:Multimedia Applications 核心:ARM Cortex A9 处理器系列:i.MX6 数据总线宽度:32 bit 最大时钟频率:1 GHz 指令/数据缓存: 数据 RAM 大小:128 KB 数据 ROM 大小: 工作电源电压: 最大工作温度:+ 95 C 安装风格:SMD/SMT 封装 / 箱体:MAPBGA-432
MCIMX257DJM4 功能描述:处理器 - 专门应用 SENNA IMX25 COMM RoHS:否 制造商:Freescale Semiconductor 类型:Multimedia Applications 核心:ARM Cortex A9 处理器系列:i.MX6 数据总线宽度:32 bit 最大时钟频率:1 GHz 指令/数据缓存: 数据 RAM 大小:128 KB 数据 ROM 大小: 工作电源电压: 最大工作温度:+ 95 C 安装风格:SMD/SMT 封装 / 箱体:MAPBGA-432
MCIMX257DJM4A 功能描述:处理器 - 专门应用 IMX25 1.2 COMM RoHS:否 制造商:Freescale Semiconductor 类型:Multimedia Applications 核心:ARM Cortex A9 处理器系列:i.MX6 数据总线宽度:32 bit 最大时钟频率:1 GHz 指令/数据缓存: 数据 RAM 大小:128 KB 数据 ROM 大小: 工作电源电压: 最大工作温度:+ 95 C 安装风格:SMD/SMT 封装 / 箱体:MAPBGA-432