参数资料
型号: MK1575-01GILF
厂商: IDT, Integrated Device Technology Inc
文件页数: 1/14页
文件大小: 0K
描述: IC CLK RECOVERY PLL 16-TSSOP
标准包装: 96
类型: 时钟和数据恢复(CDR),多路复用器
PLL:
主要目的: 视频
输入: 时钟
输出: LVCMOS
电路数: 1
比率 - 输入:输出: 1:2
差分 - 输入:输出: 无/无
频率 - 最大: 80MHz
电源电压: 3.15 V ~ 3.45 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 16-TSSOP(0.173",4.40mm 宽)
供应商设备封装: 16-TSSOP
包装: 管件
其它名称: 800-2630-5
MK1575-01GILF-ND
DATASHEET
CLOCK RECOVERY PLL
MK1575-01
IDT CLOCK RECOVERY PLL
1
MK1575-01
REV P 051310
Description
The MK1575-01 is a clock recovery Phase-Locked Loop
(PLL) designed for clock synthesis and synchronization in
cost sensitive applications. The device is optimized to
accept a low-frequency reference clock to generate a
high-frequency data or graphics pixel clock. External loop
filter components allow tailoring of loop frequency response
characteristics. For low jitter / phase noise requirements
refer to the MK2069 products.
Features
Long-term output jitter <2 nsec over 10
μsec period
External PLL clock feedback path enable “zero delay” I/O
clock skew configuration
Selectable internal feedback divider provides popular
telecom and video clock frequencies (see tables below)
Can optionally use external feedback divider to generate
other output frequencies.
Single 3.3 V supply, low-power CMOS
Power-down mode and output tri-state (pin OE)
Packaged in 16-pin TSSOP
Pb (lead) free package
Industrial temperature range available
Pre-Configured Input/Output
Frequency Combinations:
Telecom T/E Clock Modes (rising edge aligned):
Video Clock Modes (falling edge aligned):
Block Diagram
The standard external clock feedback configuration is shown. Use this configuration for the pre-configured input/output
frequency combinations listed above.
Addr
FS2:0
Input
Clock
Output Clocks
(MHz)
Clock
Type
CLK1
CLK2
000
8 kHz
3.088
1.544
T1
001
8 kHz
16.384
2.048
E1
010
8 kHz
34.368
17.184
E3
011
8 kHz
44.736
22.368
T3
Addr
FS2:0
Input
Clock
(kHz)
Output Clocks
(MHz)
Clock
Type
CLK1
CLK2
100
15.625
54
27
PAL 601
101
15.734
54
27
NTSC 601
110
15.625
35.468
17.734
PAL 4xfsc
111
15.734
28.636
14.318
NTSC 4xfsc
REFIN
FBIN
CLK1
Clock Input
MUX
0
1
Charge
Pump
VCO
CHGP
VS
Divider
Phase
Detector
CHPR
MUX
0
1
C
B
R
S
C
S
FCLK
Divider
CLK2
Divider
LUT
CLK2
FCLK
FS2:0
3
External Feedback Clock Connection
OE
300 pF
相关PDF资料
PDF描述
MK1704ALF IC CLK GENERATOR LOW EMI 8-SOIC
MK1705ALF IC CLK GEN ATI LOW EMI 8-SOIC
MK1707SLF IC CLK GENERATOR LOW EMI 8-SOIC
MK1714-01RILF IC CLK MULT SPRD SPECTRUM 20QSOP
MK1716-01RTR IC CLK SOURCE SER PROGR 28-QSOP
相关代理商/技术参数
参数描述
MK1575-01GILFTR 功能描述:时钟发生器及支持产品 RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
MK1575-01GITR 功能描述:IC CLK RECOVERY PLL 16-TSSOP RoHS:否 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:1,500 系列:- 类型:时钟缓冲器/驱动器 PLL:是 主要目的:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 电源电压:3.3V 工作温度:0°C ~ 70°C 安装类型:表面贴装 封装/外壳:28-SSOP(0.209",5.30mm 宽) 供应商设备封装:28-SSOP 包装:带卷 (TR) 其它名称:93786AFT
MK1575-01GLF 功能描述:时钟发生器及支持产品 CLOCK RECOVERY PLL RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
MK1575-01GLFTR 功能描述:时钟发生器及支持产品 CLOCK RECOVERY PLL RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
MK1575-01GTR 功能描述:IC CLK RECOVERY PLL 16-TSSOP RoHS:否 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:1,500 系列:- 类型:时钟缓冲器/驱动器 PLL:是 主要目的:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 电源电压:3.3V 工作温度:0°C ~ 70°C 安装类型:表面贴装 封装/外壳:28-SSOP(0.209",5.30mm 宽) 供应商设备封装:28-SSOP 包装:带卷 (TR) 其它名称:93786AFT