参数资料
型号: PEF20550
厂商: INFINEON TECHNOLOGIES AG
英文描述: ICs for Communications
中文描述: 通信集成电路
文件页数: 97/407页
文件大小: 1964K
代理商: PEF20550
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页当前第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页
PEB 20550
PEF 20550
Operational Description
Semiconductor Group
97
01.96
Sub Time Slot Switching
Sub time slot positions at the PCM-interface can be selected at random, i.e. each single
PCM time slot-may contain any mixture of 2- and 4-bit sub time slots. A PCM time slot
may also contain more than one sub time slot. On the CFI however, two restrictions must
be observed:
– Each CFI time slot may contain one and one only sub time slot.
– The sub-slot position for a given bandwidth within the time slot is fixed on a per port
basis.
For more detailed information on sub-channel switching please refer to
chapter 5.4.2
.
μ
P-Transfer
Switching paths 3 and 4 of
figure 47
can be realized for all available time slots. Path 3
can be implemented by defining the corresponding CFI time slots as "
μ
P-channels" or
as "pre-processed channels".
Each single time slot can individually be declared as
"
μ
P-channel"
. If this is the case,
the
μ
P can write a static 8-bit value to a downstream time slot which is then transmitted
repeatedly in each frame until a new value is loaded. In upstream direction, the
μ
P can
read the received 8-bit value whenever required, no interrupts being generated.
The
"pre-processed channel"
option must always be applied to two consecutive time
slots. The first of these time slots must have an even time slot number. If two time- slots
are declared as "pre-processed channels", the first one can be accessed by the monitor/
feature control handler, which gives access to the frame via a 16-byte FIFO. Although
this function is mainly intended for IOM- or SLD-applications, it could also be used to
transmit or receive a "burst" of data to or from a 64-kbit/s channel. The second pre-
processed time slot, the odd one, is also accessed by the
μ
P. In downstream direction
a 4-, 6- or 8-bit static value can be transmitted. In upstream direction the received 8-bit
value can be read. Additionally, a change detection mechanism will generate an interrupt
upon a change in any of the selected 4, 6 or 8 bits.
Pre-processed channels are usually programmed after Control Memory (CM) reset
during device initialization. Resetting the CM sets all CFI time slots to unassigned
channels (CM code '0000'). Of course, pre-processed channels can also be initialized or
re-initialized in the operational phase of the device.
To program a pair of pre-processed channels the correct code for the selected handling
scheme must be written to the CM.
Figure 48
gives an overview of the available pre-
processing codes and their application. For further detail, please refer to
chapter 5.5
of
the EPIC-1 Application Manual.
Note: To operate the D-channel arbiter, an IOM-2 configuration with central-, or
decentral D-channel handling should be programmed. With the D-channel arbiter
enabled, D-channel bits are handled by the SACCO-A.
相关PDF资料
PDF描述
PEB20550 ICs for Communications
PEF20570 DSP Embedded Line and Port Interface Controller
PEF20571 DSP Embedded Line and Port Interface Controller
PEF2080 S/T Bus Interface Circuit(SBC)
PEF22554 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
相关代理商/技术参数
参数描述
PEF20550HV2.1 功能描述:网络控制器与处理器 IC PBX RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
PEF20550HV2.1/TR 制造商:Lantiq 功能描述:
PEF2055N 制造商:INFINEON 制造商全称:Infineon Technologies AG 功能描述:?PCM Controller?
PEF2055-N 制造商:未知厂家 制造商全称:未知厂家 功能描述:PCM, Other/Special/Miscellaneous
PEF2055NV2.1 功能描述:ISDN 接口 PBX RoHS:否 制造商:Texas Instruments 封装:Tube