参数资料
型号: PM6344
厂商: PMC-SIERRA INC
元件分类: 数字传输电路
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: DATACOM, FRAMER, PQFP128
封装: 20 X 14 MM, PLASTIC, QFP-128
文件页数: 214/256页
文件大小: 1030K
代理商: PM6344
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页当前第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页
STANDARD PRODUCT
PMC-Sierra, Inc.
PM6344 EQUAD
PMC-951013
ISSUE 5
QUADRUPLE E1 FRAMER
201
Figure 27
- XFDL Underrun Sequence
Flag
D1
D2
Flag
D2
TDLINT[x]
D3
D1 D2
D3
TDLUDR[x]
D3
Abort
D1
UDR
D4
D1 D2
D[7:0]
INTE
INTE
INTE
Serial Data
inserted into
ESF FDL
This diagram shows the relationship between XFDL inputs and outputs in the
case of an underrun error. An underrun error occurs if the XFDL finishes
transmitting the current message byte before the processor writes the next byte
into the XFDL Transmit Data Register; that is, the processor fails to write data to
the XFDL in time. In this example, data is not written to the XFDL within the
time-out period after TDLINT[x] goes high at the beginning of the transmission of
byte D3. The TDLUDR[x] interrupt becomes active at this point, and an abort,
followed by a flag, is sent out on the data link. Meanwhile, the processor must
clear the TDLUDR[x] interrupt by setting the UDR bit in the XFDL Interrupt Status
Register to logic 0. The TDLINT[x] interrupt should also be disabled at this time
by setting the INTE bit in the XFDL Configuration Register to logic 0. The data
frame can then be restarted as usual, by setting the INTE bit logic to 1.
Transmission of the frame then proceeds normally.
13.3 Using the Loopback Modes
The EQUAD provides three loopback modes to aid in network and system
diagnostics. The network loopbacks (PAYLOAD and LINE) can be initiated at any
time via the microprocessor interface, but are usually initiated once an inband
loopback activate code is detected. The system loopback (Diagnostic) can be
initiated at any time by the system via the microprocessor interface to check the
path of system data through the transceiver.
相关PDF资料
PDF描述
PM6388 CONNECTOR
PM6388-RI Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
PM6541 E1XC EVALUATION DAUGHTERBOARD
PM6650 MSM6150 CHIPSET SOLUTION
PM73121 AAL1 Segmentation And Reassembly Processor
相关代理商/技术参数
参数描述
PM6344-RI 制造商:PMC 制造商全称:PMC 功能描述:QUADRUPLE E1 FRAMER
PM6388 制造商:PMC 制造商全称:PMC 功能描述:OCTAL E1 FRAMER
PM6388RI 制造商:PMC-Sierra 功能描述: