参数资料
型号: S5933Q/7C
厂商: APPLIEDMICRO INC
元件分类: 总线控制器
英文描述: PCI BUS CONTROLLER, PQFP160
封装: PLASTIC, QFP-160
文件页数: 10/327页
文件大小: 1976K
代理商: S5933Q/7C
第1页第2页第3页第4页第5页第6页第7页第8页第9页当前第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页
Applied Micro Circuits Corporation
6195 Lusk Blvd., San Diego, CA 92121 (619) 450-9333
7-4
PCI CONTROLLER
S5933
DEVICE SPECIFICATION
7.3
LOADING FROM SERIAL NV MEMORIES
SNV tied high indicates that a serial nv memory (or
no external device) is present. When serial nv memo-
ries are used, data transfer is performed through a
two-wire, bidirectional data transfer protocol as de-
fined by commercial serial EEPROM/Flash offerings.
These devices have the advantages of low pin
counts, small package size, and economical price.
A serial nv memory is considered valid if the first
serial accesses contain the correct per-byte acknowl-
edgments (see Figure 7-3). If the serial per-byte ac-
knowledgment is not observed, the S5933
determines that no external serial nv memory is
present and the AMCC default Configuration Register
values are used (see Chapter 4).
Two pins are used to transfer data between the
S5933 PCI controller and the external serial memory:
a serial clock pin, SCL, and a serial data pin, SDA.
The serial clock pin is an output from the S5933, and
the serial data pin is bidirectional. The serial clock is
derived by dividing the PCI bus clock by 512. This
means that the frequency of the serial clock is ap-
proximately 65 kHz for a 33-MHz PCI bus clock.
Communications with the serial memory involve sev-
eral clock transitions. A start event signals the
beginning of a transaction and is immediately fol-
lowed by an address transfer. Each address/data
transfer consists of 8 bits of information followed by a
1-bit acknowledgment. When the exchange is com-
plete, a stop event is issued. Figure 7-1 shows the
unique relationship defining both a start and stop
event. Figure 7-2 shows the required timing for ad-
dress/data with respect to the serial clock.
Table 7-1. Valid External Boot Memory Contents
Address
0040h-41h
0050h
0051
0052h
0053h
Data
not FFFFh
C2h, C1h or C0h
FFh
E8h
10h
Notes
This is the location that the S5933 PCI
Controller will load a customized vendor ID.
(FFFFh is an illegal vendor ID.)
This is the least significant byte of the region which
initializes the base address register #0 of the S5933
configuration register (Section 3.11). A value of C1h
assigns the 16 DWORD locations of the PCI operation
registers into I/O space, a value of C0h defines
memory space, a value of C2h defines memory space
below 1 Mbyte.
Required.
For random accesses, the sequence involves one
clock to define the start of the sequence, eight clocks
to send the slave address and read/write command,
followed by a one-clock acknowledge, and so on.
Figure 7-3 shows the sequence for a random write
access requiring 29 serial clock transitions. At the
clock speed for the S5933, this corresponds to one
byte of data transferred approximately every 0.5 milli-
seconds. Read accesses may be either random or
sequential. Random read access requires a dummy
write to load the word address and require 39 serial
clock transitions. Figure 7-4 shows the sequence for
a random byte read.
To initialize the S5933 controller’s PCI Configuration
Registers, the smallest serial device necessary is a
128 x 8 organization. Although the S5933 controller
only requires 64 bytes, these bytes must begin at a
64-byte address offset (0040h through 007Fh). This
offset constraint permits the configuration image to
be shared with a memory containing expansion BIOS
code and the necessary preamble to identify an ex-
pansion BIOS (see Section 7.5). The largest serial
device which may be used is 2 Kbytes.
相关PDF资料
PDF描述
S5933QE PCI BUS CONTROLLER, PQFP160
S6A0032 16 X 80 DOTS DOT MAT LCD DRVR AND DSPL CTLR, UUC138
S6A0069 16 X 40 DOTS DOT MAT LCD DRVR AND DSPL CTLR, UUC80
S6A0078 34 X 120 DOTS DOT MAT LCD DRVR AND DSPL CTLR, UUC183
S80296SA40 16-BIT, 40 MHz, MICROCONTROLLER, PQFP100
相关代理商/技术参数
参数描述
S5933QC 制造商:AMC 功能描述:IC
S5935 制造商:AMCC 制造商全称:Applied Micro Circuits Corporation 功能描述:PCI Product
S5935_07 制造商:AMCC 制造商全称:Applied Micro Circuits Corporation 功能描述:PCI Product
S59355QRC 制造商:AppliedMicro 功能描述:
S5935QF 制造商:AMCC 制造商全称:Applied Micro Circuits Corporation 功能描述:PCI Product