参数资料
型号: SI5369B-C-GQ
厂商: Silicon Laboratories Inc
文件页数: 20/84页
文件大小: 0K
描述: IC CLK MULT JITTER ATTEN 100TQFP
标准包装: 90
系列: DSPLL®
类型: *
PLL:
输入: LVCMOS
输出: CML,CMOS,LVDS,LVPECL
电路数: 1
比率 - 输入:输出: 4:5
差分 - 输入:输出: 是/是
频率 - 最大: 808MHz
除法器/乘法器: 是/是
电源电压: 1.71 V ~ 3.63 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 100-TQFP
供应商设备封装: 100-TQFP(14x14)
包装: 托盘
Si5369
Rev. 1.0
27
Reset value = 0100 0010
Reset value = 0000 0101
Register 2.
Bit
D7D6D5D4D3D2D1D0
Name
BWSEL_REG [3:0]
Type
R/W
R
RRR
Bit
Name
Function
7:4
BWSEL_REG [3:0]
BWSEL_REG.
Selects nominal f3dB bandwidth for PLL. See the DSPLLsim for settings. After
BWSEL_REG is written with a new value, an ICAL is required for the change to
take effect.
3:0
Reserved
Register 3.
Bit
D7D6D5D4D3D2D1D0
Name
CKSEL_REG [1:0]
DHOLD
SQ_ICAL
Type
R/W
R
RRR
Bit
Name
Function
7:6
CKSEL_REG [1:0] CKSEL_REG.
If the device is operating in manual register-based clock selection mode
(AUTOSEL_REG = 00), and CKSEL_PIN = 0, then these bits select which input
clock will be the active input clock. If CKSEL_PIN = 1, the CKSEL[1:0] input pins
continue to control clock selection and CKSEL_REG is of no consequence.
00: CKIN_1 selected.
01: CKIN_2 selected.
10: CKIN_3 selected.
11: CKIN_4 selected.
5DHOLD
DHOLD.
Forces the part into digital hold. This bit overrides all other manual and automatic
clock selection controls.
0: Normal operation.
1: Force digital hold mode. Overrides all other settings and ignores the quality of all
of the input clocks.
4
SQ_ICAL
SQ_ICAL.
This bit determines if the output clocks will remain enabled or be squelched (dis-
abled) during an internal calibration. See Table 8.
0: Output clocks enabled during ICAL.
1: Output clocks disabled during ICAL.
3:0
Reserved
相关PDF资料
PDF描述
VE-210-MY-F1 CONVERTER MOD DC/DC 5V 50W
VE-B5N-MY-F3 CONVERTER MOD DC/DC 18.5V 50W
VE-20L-MY-F4 CONVERTER MOD DC/DC 28V 50W
VE-20L-MY-F2 CONVERTER MOD DC/DC 28V 50W
VE-20L-MY-F1 CONVERTER MOD DC/DC 28V 50W
相关代理商/技术参数
参数描述
SI5369B-C-GQR 功能描述:时钟发生器及支持产品 Lo Loop BW Clk Multi Jitter Attn 4In/5Out RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
Si5369C-C-GQ 功能描述:时钟发生器及支持产品 LW LOOP BW AR CLK MULT/JITTER 4IN 5OUT RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
SI5369C-C-GQR 功能描述:时钟发生器及支持产品 Lo Loop BW Clk Multi Jitter Attn 4In/5Out RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
Si5369D-C-GQ 功能描述:时钟发生器及支持产品 LW LOOP BW AR CLK MULT/JITTER 4IN 5OUT RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
SI5369D-C-GQR 功能描述:时钟发生器及支持产品 Lo Loop BW Clk Multi Jitter Attn 4In/5Out RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56