参数资料
型号: SL28504BZC
厂商: Silicon Laboratories Inc
文件页数: 12/31页
文件大小: 0K
描述: IC CLOCK GEN EAGLELAKE 64TSSOP
标准包装: 28
类型: 时钟/频率发生器
PLL:
主要目的: Intel CPU 服务器
输入: 晶体
输出: HCSL,LVCMOS
电路数: 1
比率 - 输入:输出: 1:13
差分 - 输入:输出: 无/是
频率 - 最大: 400MHz
电源电压: 3.135 V ~ 3.465 V
工作温度: 0°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 64-TFSOP (0.240",6.10mm 宽)
供应商设备封装: 64-TSSOP
包装: 管件
SL28504
........................ DOC #: SP-AP-0052 (Rev. AA) Page 2 of 31
64-TSSOP Pin Definitions
Pin No.
Name
Type
Description
1
PCI0 / CR#_A
I/O, SE 33 MHz Clock/3.3V Clock Request # Input
Mappable via I2C to control either SRC 0 or SRC 2. Default PCI0.
To configure this pin to serve as a Clock Request pin for either SRC pair 2 or pair
0 using the CR#_A_EN bit located in byte 5 bit 7, first disable PCI output (Hi-z) in
byte 2, bit 1.
0 = PCI0 enabled (default)
1= CR#_A enabled.
Byte 5, bit 6 controls whether CR#_A controls SRC0 or SRC2 pair
Byte 5, bit 6:
0 = CR#_A controls SRC0 pair (default)
1= CR#_A controls SRC2 pair
2
VDD_PCI
PWR
3.3V Power supply for PCI PLL.
3
PCI1 / CR#_B
I/O, SE 33 MHz Clock/3.3V Clock Request # Input
Mappable via I2C to control either SRC 1 or SRC 4. Default PCI1.
To configure this pin to serve as a Clock Request pin for either SRC pair 1 or pair
4 using the CR#_B_EN bit located in byte 5, bit 5, first disable PCI output (Hi-z) in
byte 2, bit 1.
0 = PCI1 enabled (default)
1= CR#_B enabled.
Byte 5, bit 4 controls whether CR#_B controls SRC1 or SRC4 pair
Byte 5, bit 4:
0 = CR#_B controls SRC1 pair (default)
1= CR#_B controls SRC4 pair
4
PCI_2
O, SE 33 MHz clock.
Block Diagram
CK_PWRGD/PD#
PLL Reference
FSC:A]
PLL1
PLL4
Divider
PLL2
Divider
REF0
CPU[1:0]
SRC8/CPU2_ITP
DOT96/SRC0
Control Logic
SDATA
SCLK
14.318MHz
Crystal
Xin
Xout
USB_48
PCI[4:0]; PCIF0
CPU_STOP#
PLL3
SRC
SEL_24.576M
Divider
SRC_SATA
25M0_F
25M1_24.576M
PCI_STOP#
SATA_SEL
相关PDF资料
PDF描述
ISL83088EIB-T IC TXRX RS485/422 5V ESD 8-SOIC
ISL83086EIB-T IC TXRX RS485/422 5V ESD 14-SOIC
ISL83085EIU-T IC TXRX RS485/422 5V ESD 8-MSOP
ISL83085EIU IC TXRX RS485/422 5V ESD 8-MSOP
SL28506BZIT IC CLOCK CK505 PCIE GEN2 64TSSOP
相关代理商/技术参数
参数描述
SL28504BZC-1 功能描述:时钟发生器及支持产品 Syst Clock Intel Eaglake RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
SL28504BZC-1T 功能描述:时钟发生器及支持产品 Syst Clock Intel Eaglake RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
SL28504BZC-2 功能描述:时钟发生器及支持产品 Syst Clock Intel Eaglake RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
SL28504BZC-2T 功能描述:时钟发生器及支持产品 Syst Clock Intel Eaglake RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
SL28504BZCT 功能描述:时钟发生器及支持产品 Syst Clock Intel Eaglake RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56