参数资料
型号: XC3S1200E-4FTG256C
厂商: Xilinx Inc
文件页数: 42/227页
文件大小: 0K
描述: IC SPARTAN3E FPGA 1200K 256FTBGA
标准包装: 90
系列: Spartan®-3E
LAB/CLB数: 2168
逻辑元件/单元数: 19512
RAM 位总计: 516096
输入/输出数: 190
门数: 1200000
电源电压: 1.14 V ~ 1.26 V
安装类型: 表面贴装
工作温度: 0°C ~ 85°C
封装/外壳: 256-LBGA
供应商设备封装: 256-FTBGA
其它名称: 122-1529
XC3S1200E-4FTG256C-ND
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页当前第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页
Spartan-3E FPGA Family: DC and Switching Characteristics
DS312 (v4.1) July 19, 2013
Product Specification
136
Configurable Logic Block (CLB) Timing
Table 98: CLB (SLICEM) Timing
Symbol
Description
Speed Grade
Units
-5
-4
Min
Max
Min
Max
Clock-to-Output Times
TCKO
When reading from the FFX (FFY) Flip-Flop, the time
from the active transition at the CLK input to data
appearing at the XQ (YQ) output
-0.52
-0.60
ns
Setup Times
TAS
Time from the setup of data at the F or G input to the
active transition at the CLK input of the CLB
0.46
-0.52
-ns
TDICK
Time from the setup of data at the BX or BY input to
the active transition at the CLK input of the CLB
1.58
-1.81
-ns
Hold Times
TAH
Time from the active transition at the CLK input to the
point where data is last held at the F or G input
0
-0
-ns
TCKDI
Time from the active transition at the CLK input to the
point where data is last held at the BX or BY input
0
-0
-ns
Clock Timing
TCH
The High pulse width of the CLB’s CLK signal
0.70
-0.80
-ns
TCL
The Low pulse width of the CLK signal
0.70
-0.80
-ns
FTOG
Toggle frequency (for export control)
0
657
0
572
MHz
Propagation Times
TILO
The time it takes for data to travel from the CLB’s F
(G) input to the X (Y) output
-0.66
-0.76
ns
Set/Reset Pulse Width
TRPW_CLB
The minimum allowable pulse width, High or Low, to
the CLB’s SR input
1.57
-1.80
-ns
Notes:
1.
The numbers in this table are based on the operating conditions set forth in Table 77.
相关PDF资料
PDF描述
FAN2503S27X IC REG LDO 2.7V .15A SOT23-5
FAN2503S26X IC REG LDO 2.6V .15A SOT23-5
DBM13W3SN CONN DSUB RCPT 13W3 SLD CUP GOLD
FAN2503S25X IC REG LDO 2.5V .15A SOT23-5
XC3S700AN-4FGG484C IC SPARTAN-3AN FPGA 700K 484FBGA
相关代理商/技术参数
参数描述
XC3S1200E-4FTG256I 功能描述:IC FPGA SPARTAN3E 1200K 256FTBGA RoHS:是 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Spartan®-3E 标准包装:40 系列:Spartan® 6 LX LAB/CLB数:3411 逻辑元件/单元数:43661 RAM 位总计:2138112 输入/输出数:358 门数:- 电源电压:1.14 V ~ 1.26 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:676-BGA 供应商设备封装:676-FBGA(27x27)
XC3S1200E-4PQ208C 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3E FPGA Family
XC3S1200E-4PQ208I 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3E FPGA Family
XC3S1200E-4PQG208C 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3E FPGA Family
XC3S1200E-4PQG208I 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3E FPGA Family