参数资料
型号: XC3S4000-4FGG676C
厂商: Xilinx Inc
文件页数: 237/272页
文件大小: 0K
描述: SPARTAN-3A FPGA 4M STD 676-FBGA
产品培训模块: Extended Spartan 3A FPGA Family
标准包装: 40
系列: Spartan®-3
LAB/CLB数: 6912
逻辑元件/单元数: 62208
RAM 位总计: 1769472
输入/输出数: 489
门数: 4000000
电源电压: 1.14 V ~ 1.26 V
安装类型: 表面贴装
工作温度: 0°C ~ 85°C
封装/外壳: 676-BGA
供应商设备封装: 676-FBGA(27x27)
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页当前第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页
Spartan-3 FPGA Family: DC and Switching Characteristics
DS099 (v3.1) June 27, 2013
Product Specification
67
X-Ref Target - Figure 33
Figure 33: Differential Output Voltages
Table 38: DC Characteristics of User I/Os Using Differential Signal Standards
Signal Standard
Revision
VOD
VOCM
VOH
VOL
Min (mV) Typ (mV)
Max (mV)
Min (V)
Typ (V)
Max (V)
Min (V)
Max (V)
LDT_25 (ULVDS_25)
All
600
670
0.495
0.600
0.715
0.71
0.50
LVDS_25
All
100
600
0.80
1.6
0.85
1.55
‘E’
200
500
1.0
1.5
1.10
1.40
All
250
350
450
1.20
LVDSEXT_25
All
100
600
0.80
1.6
0.85
1.55
‘E’
300
700
1.0
1.5
1.15
1.35
LVPECL_25(5)
All
-
-
1.35
1.005
RSDS_25(6)
All
100
600
0.80
1.6
0.85
1.55
‘E’
200
500
1.0
1.5
1.10
1.40
DIFF_HSTL_II_18
All
VCCO 0.40
0.40
DIFF_SSTL2_II
All
VTT + 0.80
VTT – 0.80
Notes:
1.
The numbers in this table are based on the conditions set forth in Table 32 and Table 37.
2.
Output voltage measurements for all differential standards are made with a termination resistor (RT) of 100Ω across the N and P pins of the
differential signal pair.
3.
Mask revision E devices have tighter output ranges but can be used in any design that was in a previous revision. See Mask and Fab
4.
This value must be compatible with the receiver to which the FPGA’s output pair is connected.
5.
Each LVPECL_25 or BLVDS_25 output-pair requires three external resistors for proper output operation as shown in Figure 34. Each
LVPECL_25 or BLVDS_25 input-pair uses a 100W termination resistor at the receiver.
6.
Only one of the differential standards RSDS_25, LDT_25, LVDS_25, and LVDSEXT_25 may be used for outputs within a bank.
Each differential standard input-pair requires an external 100
Ω termination resistor.
X-Ref Target - Figure 34
Figure 34: External Termination Required for LVPECL and BLVDS Output and Input
DS099-3_02_091710
V
OUTN
V
OUTP
GND level
50%
V
OCM
V
OCM
V
OD
V
OL
V
OH
V
OUTP
Internal
Logic
V
OUTN
N
P
= Output common mode voltage =
2
V
OUTP
+ V
OUTN
V
OD = Output differential voltage =
V
OH = Output voltage indicating a High logic level
V
OL
= Output voltage indicating a Low logic level
V
OUTP
- V
OUTN
Differential
I/O Pair Pins
ds099-3_08_112105
240
Ω
70
Ω
70
Ω
100
Ω
LVPECL
Z0=50
Ω
Z0=50
Ω
140
Ω
165
Ω
165
Ω
100
Ω
BLVDS
Z0=50
Ω
Z0=50
Ω
相关PDF资料
PDF描述
93AA56-I/P IC EEPROM 2KBIT 2MHZ 8DIP
93LC66-I/P IC EEPROM 4KBIT 2MHZ 8DIP
XCV100E-7CS144C IC FPGA 1.8V C-TEMP 144-CSBGA
XCV100E-6CS144I IC FPGA 1.8V I-TEMP 144-CSBGA
24LC128T-I/SN IC EEPROM 128KBIT 400KHZ 8SOIC
相关代理商/技术参数
参数描述
XC3S4000-4FGG676I 功能描述:SPARTAN-3A FPGA 4M STD 676-FBGA RoHS:是 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Spartan®-3 产品变化通告:Step Intro and Pkg Change 11/March/2008 标准包装:1 系列:Virtex®-5 SXT LAB/CLB数:4080 逻辑元件/单元数:52224 RAM 位总计:4866048 输入/输出数:480 门数:- 电源电压:0.95 V ~ 1.05 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:1136-BBGA,FCBGA 供应商设备封装:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC3S4000-4FGG676I4124 制造商:Xilinx 功能描述:
XC3S4000-4FGG900C 功能描述:SPARTAN-3A FPGA 4M STD 900-FBGA RoHS:是 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Spartan®-3 产品变化通告:Step Intro and Pkg Change 11/March/2008 标准包装:1 系列:Virtex®-5 SXT LAB/CLB数:4080 逻辑元件/单元数:52224 RAM 位总计:4866048 输入/输出数:480 门数:- 电源电压:0.95 V ~ 1.05 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:1136-BBGA,FCBGA 供应商设备封装:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC3S4000-4FGG900I 功能描述:SPARTAN-3A FPGA 4M STD 900-FBGA RoHS:是 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Spartan®-3 产品变化通告:Step Intro and Pkg Change 11/March/2008 标准包装:1 系列:Virtex®-5 SXT LAB/CLB数:4080 逻辑元件/单元数:52224 RAM 位总计:4866048 输入/输出数:480 门数:- 电源电压:0.95 V ~ 1.05 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:1136-BBGA,FCBGA 供应商设备封装:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC3S4000-4FT256C 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3 FPGA