参数资料
型号: XRT86L30IV-F
厂商: Exar Corporation
文件页数: 61/284页
文件大小: 0K
描述: IC LIU/FRAMER TI/E1/J1 SGL 128LQ
标准包装: 72
控制器类型: T1/E1/J1 调帧器,LIU
电源电压: 3.3V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 128-LQFP
供应商设备封装: 128-LQFP(14x20)
包装: 托盘
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页当前第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页
XRT86L30
142
REV. 1.0.1
SINGLE T1/E1/J1 FRAMER/LIU COMBO
Setting this bit-field to "0" disables all interrupts within the Framer. Setting this bit-field to "1" enables the
Framer for interrupt generation (at the Framer Level).
NOTE: It is important to note that setting this bit-field to "1" does not enable all of the interrupts within the Framer. A given
interrupt must also be enabled at the block and source-level, before it is enabled for interrupt generation.
3.6.1.2
Configuring the "Interrupt Status Bits", within a given Framer to be "Reset-upon-Read" or
"Write-to-Clear".
The XRT86L30 Source-Level Interrupt Status Register bits can be configured to be either "Reset-upon-Read"
or "Write-to-Clear". If the user configures the Interrupt Status Registers to be "Reset-upon-Read", then when
the mP/mC is reading the interrupt status register, the following will happen.
1. The contents of the Source-Level Interrupt Status Register will automatically be reset to "0x00", following
the read operation.
2. The Interrupt Request Output pin (INT) will automatically toggle false (or "high") upon reading the Interrupt
Status Register containing the last activated interrupt status bit.
If the user configures the Interrupt Status Registers to be "Write-to-Clear", then when the mP/mC is reading the
interrupt status register, the following will happen.
1. The contents of the Source-Level Interrupt Status Register will not be cleared to "0x00", following the read
operation. The mP/mC will have to write 0x00 to the interrupt status register in order to reset the contents
of the register to 0x00.
2. Reading the Interrupt Status Register, which contains the activated bit(s) will not cause the "Interrupt
Request Output" pin (INT) to toggle false. The Interrupt Request Output pin will not toggle false until the
mP/mC has written 0x00 into this register. (Hence, the Interrupt Service Routine must include this write
operation).
The Interrupt Status Register (associated with a given framer) can be configured to be either "Reset-upon-
Read" or "Write-to-Clear" by writing the appropriate value into Bit 2, within the Interrupt Control Register as
indicated in Table 168.
Writing a "0" into this bit-field configures the Interrupt Status registers to be "Reset-upon-Read" (RUR).
Conversely, writing a "1" into this bit-field configures the Interrupt Status registers to be "Write-to-Clear".
3.6.1.3
Automatic Reset of Interrupt Enable Bits
Occasionally, the user's system (which includes the Framer IC), may experience a fault condition, such that a
"Framer Interrupt Condition" will continuously exist. If this particular interrupt has been enabled (within the
TABLE 168: INTERRUPT CONTROL REGISTER
REGISTER 26
INTERRUPT CONTROL REGISTER (ICR)
HEX ADDRESS: 0X011A
BIT
MOD
E
FUNCTION
TYPE
DEFAULT
DESCRIPTION-OPERATION
7-3
Reserved
-
Reserved
2
INT_WC_RUR
R/W
0
Interrupt Write-to-Clear or Reset-upon-Read Select
Configures Interrupt Status bits to either RUR or Write-to-Clear
0=Interrupt Status bit RUR
1=Interrupt Status bit Write-to-Clear
1
ENBCLR
R/W
0
Interrupt Enable Auto Clear
0=Interrupt Enable bits are not cleared after status reading
1=Interrupt Enable bits are cleared after status reading
0
INTRUP_ENB
R/W
0
Interrupt Enable for Framer_n
Enables Framer n for Interrupt Generation.
0 = Disables corresponding framer block for Interrupt Generation
1 = Enables corresponding framer block for Interrupt Generation
相关PDF资料
PDF描述
XRT86VL30IV-F IC FRAMR/LIU T1/E1/J1 QD 128LQFP
XRT86VL32IB-F IC LIU/FRAMER T1/E1/J1 2CH 225BG
XRT86VL34IB-F IC LIU/FRAMER T1/E1/J1 4CH 225BG
XRT86VL38IB484-F IC LIU/FRAMER T1/E1/J1 8CH 484BG
XRT86VX38IB329-F IC TI/E1/J1 FRAMER/LIU 329FPBGA
相关代理商/技术参数
参数描述
XRT86L32IB 制造商:Exar Corporation 功能描述:
XRT86SH221 制造商:EXAR 制造商全称:EXAR 功能描述:SDH-TO-PDH FRAMER/MAPPER WITH INTEGRATED 21-CHANNEL E1 SH LIU
XRT86SH221_08 制造商:EXAR 制造商全称:EXAR 功能描述:SDH-TO-PDH FRAMER/MAPPER WITH INTEGRATED 21-CHANNEL E1 SH LIU
XRT86SH221ES 功能描述:网络控制器与处理器 IC VOYAGER LITE RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
XRT86SH221IB 功能描述:网络控制器与处理器 IC SDH-TO-PDH, VT/TU INTGR 21 CHNL 2FRAME RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray