参数资料
型号: 5M1270ZT144A5N
厂商: Altera
文件页数: 23/30页
文件大小: 0K
描述: IC MAX V CPLD 1270 LE 144-TQFP
产品培训模块: Max V Overview
特色产品: MAX? V CPLDs
标准包装: 60
系列: MAX® V
可编程类型: 系统内可编程
最大延迟时间 tpd(1): 6.2ns
电压电源 - 内部: 1.71 V ~ 1.89 V
逻辑元件/逻辑块数目: 1270
宏单元数: 980
输入/输出数: 114
工作温度: -40°C ~ 125°C
安装类型: 表面贴装
封装/外壳: 144-LQFP
供应商设备封装: 144-TQFP(20x20)
包装: 托盘
Chapter 3: DC and Switching Characteristics for MAX V Devices
3–23
Timing Model and Specifications
External Timing I/O Delay Adders
The I/O delay timing parameters for the I/O standard input and output adders and
the input delays are specified by speed grade, independent of device density.
Table 3–32 through Table 3–36 on page 3–25 list the adder delays associated with I/O
pins for all packages. If you select an I/O standard other than 3.3-V LVTTL, add the
input delay adder to the external t SU timing parameters listed in Table 3–26 on
page 3–20 through Table 3–31 . If you select an I/O standard other than 3.3-V LVTTL
with 16 mA drive strength and fast slew rate, add the output delay adder to the
external t CO and t PD listed in Table 3–26 on page 3–20 through Table 3–31 .
Table 3–32. External Timing Input Delay Adders for MAX V Devices
5M40Z/ 5M80Z/ 5M160Z/
5M240Z/ 5M570Z
5M1270Z/ 5M2210Z
I/O Standard
C4
C5, I5
C4
C5, I5
Unit
Min
Max
Min
Max
Min
Max
Min
Max
3.3-V LVTTL
3.3-V LVCMOS
2.5-V LVTTL /
LVCMOS
1.8-V LVTTL /
LVCMOS
1.5-V LVCMOS
1.2-V LVCMOS
3.3-V PCI
Without Schmitt
Trigger
With Schmitt
Trigger
Without Schmitt
Trigger
With Schmitt
Trigger
Without Schmitt
Trigger
With Schmitt
Trigger
Without Schmitt
Trigger
Without Schmitt
Trigger
Without Schmitt
Trigger
Without Schmitt
Trigger
0
387
0
387
42
429
378
681
1,055
0
0
442
0
442
42
483
368
658
1,010
0
0
480
0
480
246
787
695
1,334
2,324
0
0
591
0
591
303
968
855
1,642
2,860
0
ps
ps
ps
ps
ps
ps
ps
ps
ps
ps
Table 3–33. External Timing Input Delay t GLOB Adders for GCLK Pins for MAX V Devices (Part 1 of 2)
5M40Z/ 5M80Z/ 5M160Z/
5M240Z/ 5M570Z
5M1270Z/ 5M2210Z
I/O Standard
C4
C5, I5
C4
C5, I5
Unit
Min
Max
Min
Max
Min
Max
Min
Max
3.3-V LVTTL
Without Schmitt
Trigger
With Schmitt
Trigger
0
387
0
442
0
400
0
493
ps
ps
May 2011
Altera Corporation
相关PDF资料
PDF描述
ADT7476ARQZ-REEL IC REMOTE THERMAL CTRR 24QSOP
RMM28DSAN CONN EDGECARD 56POS R/A .156 SLD
RSM28DSAH CONN EDGECARD 56POS R/A .156 SLD
EPM570GT100C5 IC MAX II CPLD 570 LE 100-TQFP
GBC06DRXH-S734 CONN EDGECARD 12POS DIP .100 SLD
相关代理商/技术参数
参数描述
5M1270ZT144C4N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX V 980 Macro 114 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
5M1270ZT144C5N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX V 980 Macro 114 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
5M1270ZT144I5 功能描述:IC CPLD 980MC 6.2NS 144TQFP 制造商:altera 系列:MAX? V 包装:托盘 零件状态:有效 可编程类型:系统内可编程 延迟时间 tpd(1)最大值:6.2ns 电源电压 - 内部:1.71 V ~ 1.89 V 逻辑元件/块数:1270 宏单元数:980 栅极数:- I/O 数:114 工作温度:-40°C ~ 100°C(TJ) 安装类型:表面贴装 封装/外壳:144-LQFP 供应商器件封装:144-TQFP(20x20) 标准包装:60
5M1270ZT144I5N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX V 980 Macro 114 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
5M1270ZT64A4N 制造商:ALTERA 制造商全称:Altera Corporation 功能描述:MAX V Device Handbook