参数资料
型号: CY39200V256-233MBC
厂商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件页数: 62/86页
文件大小: 1235K
代理商: CY39200V256-233MBC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 62 of 86
E4
E5
E6
E7
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO0
NC
V
CCIO0
IO/V
REF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/V
REF5
V
CCIO5
NC
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO0
NC
V
CCIO0
IO/V
REF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/V
REF5
V
CCIO5
NC
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/V
REF5
V
CCIO5
VCC
E8
[19]
E9
[19]
E10
E11
E12
E13
E14
E15
E16
F1
F2
F3
F4
F5
F6
F7
F8
F9
F10
F11
F12
F13
F14
F15
F16
G1
G2
G3
G4
G5
G6
G7
G8
G9
G10
G11
G12
G13
G14
G15
Table 13. 256 FBGA Pin Table
(continued)
Pin
CY39030
CY39050
CY39100
相关PDF资料
PDF描述
CY39200V256-233MBI CPLDs at FPGA Densities
CY39200V256-233NC CPLDs at FPGA Densities
CY39200V256-233NI CPLDs at FPGA Densities
CY39200V256-233NTI CPLDs at FPGA Densities
CY39200V256-83BBC CPLDs at FPGA Densities
相关代理商/技术参数
参数描述
CY39200V256-233MGC 制造商:CYPRESS 制造商全称:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V256-233MGI 制造商:CYPRESS 制造商全称:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V256-233NTC 制造商:CYPRESS 制造商全称:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V388-125MGC 功能描述:IC CPLD 200K GATE 388-BGA RoHS:否 类别:集成电路 (IC) >> 嵌入式 - CPLD(复杂可编程逻辑器件) 系列:Delta 39K™ ISR™ 标准包装:40 系列:ispMACH® 4000C 可编程类型:系统内可编程 最大延迟时间 tpd(1):5.0ns 电压电源 - 内部:1.65 V ~ 1.95 V 逻辑元件/逻辑块数目:32 宏单元数:512 门数:- 输入/输出数:128 工作温度:-40°C ~ 105°C 安装类型:表面贴装 封装/外壳:176-LQFP 供应商设备封装:176-TQFP(24x24) 包装:托盘
CY39200V388-181MGC 制造商:Cypress Semiconductor 功能描述: