参数资料
型号: DS33R41+
厂商: Maxim Integrated Products
文件页数: 246/335页
文件大小: 0K
描述: IC TXRX ETHERNET MAP 400-BGA
产品培训模块: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
标准包装: 1
类型: 收发器
驱动器/接收器数: 4/4
规程: T1/E1/J1
电源电压: 3.14 V ~ 3.47 V
安装类型: 表面贴装
封装/外壳: 400-BBGA
供应商设备封装: 400-PBGA(27x27)
包装: 托盘
产品目录页面: 1429 (CN2011-ZH PDF)
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页当前第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页
DS33R41 Inverse-Multiplexing Ethernet Mapper with Quad Integrated T1/E1/J1 Transceivers
32 of 335
Figure 7-1. DS33R41 400-Ball BGA Pinout
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
A
VSS
TSSYNC3
RMSYNC3
RCHBLK3
RPOSO3
TSYSCLK3
N.C.
TCLKT2
TVDD
TRING2
TTIP2
TVSS
TCHBLK2
RSYNC2
WR/RW
D1
A5
A0
A1
B
DVSS
RSYNC3
RCHCLK3
RSERO3
DVDD
N.C.
TSIG2
TSERI2
TVDD
TRING2
TTIP2
TVSS
RCHBLK2
D6
VDD3.3
A3
VDD3.3
C
RCLKO3
TSYNC3
DVSS
RFSYNC3
N.C.
RSYSCLK3
JTDI2
RCLK2
DVDD
TNEGO2
TCHCLK2
RLOS/
LOTC2
D7
A9
A7
A2
VDD3.3
REF_CLK
D
TVSS
TCHBLK3
RLOS/
LOTC3
RSIG3
TPD
RNEGO3
DVDD
RCLKO2
TSYNC2
RCHCLK2
VSS
D5
A8
VDD3.3
E
TTIP3
TCHCLK3
N.C.
RVSS
RTIP3
MODEC[0]
DVDD
TCLKO2
TPOSO2
TSSYNC2
RFSYNC2
INT
D4
A6
A4
VDD3.3
MDC
F
TRING3
TNEGO3
TPOSO3
RVSS
RRING3
RVDD
DVDD
VSS
DVSS
RMSYNC2
VSS
RD/DS
D3
D2
VDD3.3
MDIO
G
TVDD
TVDD
TCLKO3
VSS
RVSS
VSS
BPCLK2
RNEGO2
DVSS
VSS
JTMS1
JTRST1
MODEC[1]
VDD3.3
D0
QOVF
REF_CLKO
VSS
H
RCLK3
TSIG3
DVSS
TSYSCLK1
VSS
RSIG2
RVSS
JTDO1
RST
CS
N.C.
RXD[1]
RXD[3]
VSS
J
DVSS
TSERI3
TCLKT3
DVDD
TSYSCLK2
VSS
RPOSO2
RVSS
RRING2
RTIP2
RVDD
VSS
VDD1.8
JTCLK1
RXD[2]
RXD[0]
VSS
K RSYSCLK1
MCLK1
VSS
RSERO1
VSS
RSERO2
RSYSCLK2
N.C.
RMIIMIIS
TCLKE
TSERO
TBSYNC
JTDI1
RX_DV
RX_CLK
RX_ERR
L
RVSS
TSTRST
BPCLK1
VSS
TCHCLK4
JTDO2
JTMS2
MCLK2
JTRST2
RCLKI
RBSYNC
RSERI
DCEDTES
TX_CLK
TX_EN
TXD[0]
M
RRING1
RVSS
RSIG1
TCHBLK1
VSS
RCHBLK4
RSYNC4
RFSYNC4
TCLKO4
VSS
VDD1.8
SDATA[3]
SDATA[1]
VSS
VDD1.8
TXD[2]
TXD[1]
TXD[3]
N
RTIP1
RVSS
RPOSO1
RNEGO1
DVSS
RCLK4
DVSS
TCLKT4
TNEGO4
TPOSO4
VSS
TSSYNC4
VDD1.8
VSS
RX_CRS/
CRS_DV
COL_DET
P
RVDD
RCHCLK1
RCHBLK1
TNEGO1
DVSS
TSYNC4
TSIG4
DVSS
JTCLK2
RCLKO4
TCHBLK4
VSS
SDMASK[1]
SRAS
SDA[11]
VDD1.8
SDMASK[2] SDATA[18] SDATA[19]
R
RFSYNC1
RLOS/
LOTC1
TPOSO1
TCLKO1
DVSS
TSERI4
RVDD
RRING4
RVSS
VSS
SDATA[12]
SDATA[6]
SCAS
SDCS
SBA[0]
SDA[10]
SDATA[31]
VSS
VDD1.8
T
TTIP1
TVSS
DVSS
RSERO4
RVSS
RTIP4
RVSS
SDATA[13] SDATA[14]
SDATA[5]
VDD1.8
SWE
SDA[8]
SDA[0]
SDATA[16] SDATA[27] SDATA[26]
U
TTIP1
TVSS
N.C.
TCLKT1
DVSS
RPOSO4
RSIG4
DVSS
SDATA[15]
SDATA[4]
VSS
SDCLKO
VSS
SDA[1]
SDA[4]
SDATA[29] SDATA[25] SDATA[24]
V
TRING1
TVDD
N.C.
RCLKO1
TSIG1
RNEGO4
RCHCLK4
RLOS/
LOTC4
RMSYNC4
DVSS
SDATA[11] SDATA[10]
SDATA[8]
VSS
SDA[9]
SDA[7]
SDMASK[3] SDATA[30] SDATA[22]
VDD1.8
W
TRING1
TVDD
TSYNC1
TSSYNC1
RCLK1
CST
TVSS
TTIP4
TRING4
TVDD
SDATA[0]
SDATA[9]
SDATA[7]
VDD1.8
SBA[1]
SDA[5]
SDA[3]
SDATA[17] SDATA[20] SDATA[23]
Y RMSYNC1
RSYNC1
TCHCLK1
TSERI1
TSYSCLK4 RSYSCLK4
TVSS
TTIP4
TRING4
TVDD
SDATA[2]
VSS
SDMASK[0] SYSCLKI
VDD1.8
SDA[6]
SDA[2]
VDD1.8
SDATA[28] SDATA[21]
相关PDF资料
PDF描述
DS33W11DK+ IC MAPPING ETHERNET 256-CSBGA
DS33Z11+UNUSED IC ETHERNET MAPPER 169-CSBGA
DS33Z44+ IC MAPPER ETHERNET 256CSBGA
DS33ZH11+ IC MAPPER ETHERNET 100CSBGA
DS34C87TN/NOPB IC LINE DRIVER QUAD CMOS 16-DIP
相关代理商/技术参数
参数描述
DS33R41+ 功能描述:网络控制器与处理器 IC Inv-Mult Enet Mapper w/Quad T1/E1/J1 Trx RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS33W11+ 功能描述:网络控制器与处理器 IC Ethernet Over PDH Mapping Devices RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS33W11DK+ 功能描述:以太网开发工具 1/1 E-Net - PDH Design Kit RoHS:否 制造商:Micrel 产品:Evaluation Boards 类型:Ethernet Transceivers 工具用于评估:KSZ8873RLL 接口类型:RMII 工作电源电压:
DS33W41+ 功能描述:网络控制器与处理器 IC Ethernet Over PDH Mapping Devices RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS33X11+ 功能描述:网络控制器与处理器 IC Ethernet Over PDH Mapping Devices RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray