参数资料
型号: F350-COMPASS-RD
厂商: Silicon Laboratories Inc
文件页数: 21/234页
文件大小: 0K
描述: KIT REFERENCE DESIGN DGTL COMPSS
标准包装: 1
系列: DSiT™
传感器类型: 磁性,数字式罗盘
接口: USB
嵌入式: 是,MCU,8 位
已供物品: 板,电池,线缆,CD
已用 IC / 零件: C8051F350
相关产品: C8051F350-GQR-ND - IC 8051 MCU 8K FLASH 32LQFP
336-1270-ND - IC 8051 MCU 8K FLASH 32LQFP
其它名称: 336-1165
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页当前第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页
Rev. 1.1
117
C8051F350/1/2/3
14.2. Power-Fail Reset / VDD Monitor
When a power-down transition or power irregularity causes VDD to drop below VRST, the power supply
monitor will drive the /RST pin low and hold the CIP-51 in a reset state (see Figure 14.2). When VDD
returns to a level above VRST, the CIP-51 will be released from the reset state. Note that even though inter-
nal data memory contents are not altered by the power-fail reset, it is impossible to determine if VDD
dropped below the level required for data retention. If the PORSF flag reads ‘1’, the data may no longer be
valid. The VDD monitor is enabled and selected as a reset source after power-on resets; however its
defined state (enabled/disabled) is not altered by any other reset source. For example, if the VDD monitor
is disabled by software, and a software reset is performed, the VDD monitor will still be disabled after the
reset. To protect the integrity of Flash contents, it is strongly recommended that the VDD monitor
remain enabled and selected as a reset source if software contains routines which erase or write
Flash memory.
The VDD monitor must be enabled before it is selected as a reset source. Selecting the VDD monitor as a
reset source before it is enabled and stabilized may cause a system reset. The procedure for re-enabling
the VDD monitor and configuring the VDD monitor as a reset source is shown below:
Step 1. Enable the VDD monitor (VDMEN bit in VDM0CN = ‘1’).
Step 2. Wait for the VDD monitor to stabilize (see Table 14.1 for the VDD Monitor turn-on time).
Note: This delay should be omitted if software contains routines which erase or
write Flash memory.
Step 3. Select the VDD monitor as a reset source (PORSF bit in RSTSRC = ‘1’).
See Figure 14.2 for VDD monitor timing; note that the reset delay is not incurred after a VDD monitor reset.
See Table 14.1 for complete electrical characteristics of the VDD monitor.
SFR Definition 14.1. VDM0CN: VDD Monitor Control
Bit7:
VDMEN: VDD Monitor Enable.
This bit is turns the VDD monitor circuit on/off. The VDD Monitor cannot generate system
resets until it is also selected as a reset source in register RSTSRC (SFR Definition 14.2).
The VDD Monitor must be allowed to stabilize before it is selected as a reset source. Select-
ing the VDD monitor as a reset source before it has stabilized may generate a system
reset. See Table 14.1 for the minimum VDD Monitor turn-on time.
0: VDD Monitor Disabled.
1: VDD Monitor Enabled (default).
Bit6:
VDD STAT: VDD Status.
This bit indicates the current power supply status (VDD Monitor output).
0: VDD is at or below the VDD monitor threshold.
1: VDD is above the VDD monitor threshold.
Bits5–0: Reserved. Read = Variable. Write = don’t care.
R/W
R
Reset Value
VDMEN
VDDSTAT Reserved Reserved Reserved Reserved Reserved Reserved
Variable
Bit7
Bit6
Bit5
Bit4
Bit3
Bit2
Bit1
Bit0
SFR Address:
0xFF
相关PDF资料
PDF描述
RP10-483.3SEW/P/M2 CONV DC/DC 10W 18-75VIN 3.3VOUT
GEC25DRTN-S734 CONN EDGECARD 50POS DIP .100 SLD
MAX6440UTBJTD7+T IC BATTERY MON SNGL SOT23-6
RP10-483.3SEW/N/M2 CONV DC/DC 10W 18-75VIN 3.3VOUT
GEC25DRTH-S734 CONN EDGECARD 50POS DIP .100 SLD
相关代理商/技术参数
参数描述
F-350XP 功能描述:电源变压器 24V CT .18A XFORMER RoHS:否 制造商:Triad Magnetics 功率额定值:12 VA 初级电压额定值:115 V / 230 V 次级电压额定值:12 V / 24 V 安装风格:SMD/SMT 一次绕组:Dual Primary Winding 二次绕组:Dual Secondary Winding 长度:2.5 in 宽度:2 in 高度:1.062 in
F35100300A000G 制造商:SL Power Electronics 功能描述:AC/DC PS SGL-OUT 10V 0.3A 3W - Bulk 制造商:SL POWER ELECTRONICS INC.- AULT 功能描述:Plug-In Adapter Single-OUT 10V 0.3A 3W
F35-100300-A000G 制造商:SLPOWER 制造商全称:SL Power Electronics 功能描述:F35 UK Wall Mount 1-3 Watts Series
F35110273A000G 制造商:SL Power Electronics 功能描述:AC/DC PS SGL-OUT 11V 0.3A 3W - Bulk 制造商:SL POWER ELECTRONICS INC.- AULT 功能描述:Plug-In Adapter Single-OUT 11V 0.3A 3W
F35-110273-A000G 制造商:SLPOWER 制造商全称:SL Power Electronics 功能描述:F35 UK Wall Mount 1-3 Watts Series