参数资料
型号: IDT5T2010
厂商: Integrated Device Technology, Inc.
英文描述: 2.5V ZERO DELAY PLL CLOCK DRIVER TERACLOCK
中文描述: 2.5V的零延迟PLL时钟驱动器TERACLOCK
文件页数: 7/23页
文件大小: 157K
代理商: IDT5T2010
7
INDUSTRIAL TEMPERATURE RANGE
IDT5T2010
2.5V ZERO DELAY PLL CLOCK DRIVER TERACLOCK
INPUT/OUTPUT SELECTION
(1)
Input
2.5V LVTTL SE
1.8V LVTTL SE
2.5V LVTTL DSE
1.8V LVTTL DSE
LVEPECL DSE
eHSTL DSE
HSTL DSE
2.5V LVTTL DIF
1.8V LVTTL DIF
LVEPECL DIF
eHSTL DIF
HSTL DIF
2.5V LVTTL SE
1.8V LVTTL SE
2.5V LVTTL DSE
1.8V LVTTL DSE
LVEPECL DSE
eHSTL DSE
HSTL DSE
2.5V LVTTL DIF
1.8V LVTTL DIF
LVEPECL DIF
eHSTL DIF
HSTL DIF
Output
2.5V LVTTL
1.8V LVTTL
Input
Output
eHSTL
2.5V LVTTL SE
1.8V LVTTL SE
2.5V LVTTL DSE
1.8V LVTTL DSE
LVEPECL DSE
eHSTL DSE
HSTL DSE
2.5V LVTTL DIF
1.8V LVTTL DIF
LVEPECL DIF
eHSTL DIF
HSTL DIF
2.5V LVTTL SE
1.8V LVTTL SE
2.5V LVTTL DSE
1.8V LVTTL DSE
LVEPECL DSE
eHSTL DSE
HSTL DSE
2.5V LVTTL DIF
1.8V LVTTL DIF
LVEPECL DIF
eHSTL DIF
HSTL DIF
HSTL
NOTE:
1. The INPUT/OUTPUT SELECTION Table describes the total possible combinations of input and output interfaces. Single-Ended (SE) inputs in a single-ended mode require the
REF
[1:0]
/V
REF
[1:0]
and
FB
/V
REF
2
pins to be left floating. Differential Single-Ended (DSE) is for single-ended operation in differential mode, requiring V
REF
[1:0]
and V
REF
2
. Differential
(DIF) inputs are used only in differential mode.
NOTE:
1. These inputs are normally wired to V
DD
, GND, or left floating. Internal termnation resistors bias unconnected inputs to V
DD
/2. If these inputs are switched dynamcally after powerup,
the function and timng of the outputs may be glitched, and the PLL may require additional t
LOCK
time before all datasheet limts are achieved.
DC ELECTRICAL CHARACTERISTICS OV ER OPERATING RANGE
Symbol
Parameter
V
IHH
Input HIGH Voltage Level
(1)
3-Level Inputs Only
V
IMM
Input MID Voltage Level
(1)
3-Level Inputs Only
V
ILL
Input LOW Voltage Level
(1)
3-Level Inputs Only
V
IN
= V
DD
I
3
3-Level Input DC Current
V
IN
= V
DD
/2
(RxS, TxS, DS
[1:0]
)
V
IN
= GND
I
PU
Input Pull-Up Current (PE)
V
DD
= Max., V
IN
= GND
Test Conditions
Min.
Max
Unit
V
V
V
V
DD
– 0.4
V
DD
/2 – 0.2
–50
–200
–100
V
DD
/2 + 0.2
0.4
200
+50
HIGH Level
MID Level
LOW Level
μ
A
μ
A
相关PDF资料
PDF描述
IDT5T2010BBI 2.5V ZERO DELAY PLL CLOCK DRIVER TERACLOCK
IDT5T2010NLI 2.5V ZERO DELAY PLL CLOCK DRIVER TERACLOCK
IDT5V927 Quad Output Clock Generator
IDT7006 HIGH-SPEED 16K x 8 DUAL-PORT STATIC RAM
IDT7014S25JI HIGH-SPEED 4K x 9DUAL-PORT STATIC RAM
相关代理商/技术参数
参数描述
IDT5T2010BBGI 功能描述:IC CLK DVR ZD PLL 2.5V 144-BGA RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:TeraClock™ 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT
IDT5T2010BBGI8 功能描述:IC CLK DVR ZD PLL 2.5V 144-BGA RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:TeraClock™ 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT
IDT5T2010BBI 功能描述:IC CLK DVR ZD PLL 2.5V 144-BGA RoHS:否 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:TeraClock™ 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT
IDT5T2010NLGI 功能描述:IC CLK DVR ZD PLL 2.5V 68-VFQFPN RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:TeraClock™ 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT
IDT5T2010NLGI8 功能描述:IC CLK DVR ZD PLL 2.5V 68-VFQFPN RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:TeraClock™ 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT