参数资料
型号: M37531E4FP
元件分类: 微控制器/微处理器
英文描述: 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PDSO36
封装: 0.450 INCH, 0.80 MM PITCH, PLASTIC, SSOP-36
文件页数: 163/216页
文件大小: 1400K
代理商: M37531E4FP
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页当前第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页
2
2-5
32182 Group User’s Manual (Rev.1.0)
CPU
2.3.5 Floating-point Status Register: FPSR (CR7)
0000
0
0000000
2
3
4
5
6
7
8
9
10
11
12
13
14
b15
1
b0
0
00000100000000
EV
DN
CE
CX
CU
CZ
CO
CV
RM
18
19
20
21
22
23
24
25
26
27
28
29
30
b31
17
b16
EU
EX
FS
FX
FU
FZ
0
FO
0
FV
EZ
EO
<After reset: H’0000 0100>
b
Bit Name
Function
R
W
0
FS
Reflects the logical sum of FU, FZ, FO and FV.
R
Floating-point Exception Summary Bit
1
FX
Set to "1" when an inexact exception occurs (if EIT processing is
R
W
Inexact Exception Flag
unexecuted (Note 1)). Once set, the flag retains the value "1" until
it is cleared to "0" in software.
2
FU
Set to "1" when an underflow exception occurs (if EIT processing is
R
W
Underflow Exception Flag
unexecuted (Note 1)). Once set, the flag retains the value "1" until
it is cleared to "0" in software.
3
FZ
Set to "1" when a zero divide exception occurs (if EIT processing is
R
W
Zero Divide Exception Flag
unexecuted (Note 1)). Once set, the flag retains the value "1" until
it is cleared to "0" in software.
4
FO
Set to "1" when an overflow exception occurs (if EIT processing is
R
W
Overflow Exception Flag
unexecuted (Note 1)). Once set, the flag retains the value "1" until
it is cleared to "0" in software.
5
FV
Set to "1" when an invalid operation exception occurs (if EIT processing
R
W
Invalid Operation Exception Flag
is unexecuted (Note 1)). Once set, the flag retains the value "1" until
it is cleared to "0" in software.
6–16
No function assigned. Fix to "0".
00
17
EX
0: Mask EIT processing to be executed when an inexact exception occurs.
R
W
Inexact Exception Enable Bit
1: Execute EIT processing when an inexact exception occurs.
18
EU
0: Mask EIT processing to be executed when an underflow exception
R
W
Underflow Exception Enable Bit
occurs.
1: Execute EIT processing when an underflow exception occurs.
19
EZ
0: Mask EIT processing to be executed when a zero divide exception
R
W
Zero Divide Exception Enable Bit
occurs.
1: Execute EIT processing when a zero divide exception occurs.
20
EO
0: Mask EIT processing to be executed when an overflow exception
R
W
Overflow Exception Enable Bit
occurs.
1: Execute EIT processing when an overflow exception occurs.
21
EV
0: Mask EIT processing to be executed when an invalid operation
R
W
Invalid Operation Exception Enable Bit
exception occurs.
1: Execute EIT processing when an invalid operation exception occurs.
22
No function assigned. Fix to "0".
00
23
DN
0: Handle the denormalized number as a denormalized number.
R
W
Denormalized Number Zero Flush Bit
1: Handle the denormalized number as zero.
(Note 2)
24
CE
0: No unimplemented operation exception occurred.
R (Note 3)
Unimplemented Operation
1: An unimplemented operation exception occurred. When the bit is
Exception Cause Bit
set to "1", the execution of an FPU operation instruction will clear it to "0".
25
CX
0: No inexact exception occurred.
R (Note 3)
Inexact Exception Cause Bit
1: An inexact exception occurred. When the bit is set to "1",
the execution of an FPU operation instruction will clear it to "0".
2.3 Control Registers
相关PDF资料
PDF描述
M38507F8SP 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PDIP42
M38027E8-XXXSP 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PDIP64
M38044M4-XXXHP 8-BIT, MROM, 8.4 MHz, MICROCONTROLLER, PQFP64
M38049FFHP 8-BIT, FLASH, 8.4 MHz, MICROCONTROLLER, PQFP64
M37540M2T-XXXFP 8-BIT, MROM, 6 MHz, MICROCONTROLLER, PQFP32
相关代理商/技术参数
参数描述
M37531E4FP#U0 制造商:Renesas Electronics Corporation 功能描述:MITSUBISHI 8 BIT OTP MCU
M37531E4GP 制造商:MITSUBISHI 制造商全称:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37531E4SP 制造商:MITSUBISHI 制造商全称:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37531E8FP 制造商:MITSUBISHI 制造商全称:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37531E8SP 制造商:MITSUBISHI 制造商全称:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER