参数资料
型号: MC68060RC50
厂商: MOTOROLA INC
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 50 MHz, MICROPROCESSOR, CPGA206
封装: PGA-206
文件页数: 408/418页
文件大小: 1277K
代理商: MC68060RC50
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页当前第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页
Table of Contents
MOTOROLA
M68060 USER’S MANUAL
xi
Section 3
Integer Unit
3.1
Integer Unit Execution Pipelines ................................................................... 3-1
3.2
Integer Unit Register Description .................................................................. 3-2
3.2.1
Integer Unit User Programming Model ....................................................... 3-2
3.2.1.1
Data Registers (D7–D0) ........................................................................... 3-2
3.2.1.2
Address Registers (A6–A0) ...................................................................... 3-2
3.2.1.3
User Stack Pointer (A7) ............................................................................ 3-2
3.2.1.4
Program Counter ...................................................................................... 3-3
3.2.1.5
Condition Code Register .......................................................................... 3-3
3.2.2
Integer Unit Supervisor Programming Model.............................................. 3-3
3.2.2.1
Supervisor Stack Pointer .......................................................................... 3-4
3.2.2.2
Status Register ......................................................................................... 3-4
3.2.2.3
Vector Base Register................................................................................ 3-4
3.2.2.4
Alternate Function Code Registers........................................................... 3-5
3.2.2.5
Processor Configuration Register............................................................. 3-5
Section 4
Memory Management Unit
4.1
Memory Management Programming Model.................................................. 4-3
4.1.1
User and Supervisor Root Pointer Registers .............................................. 4-3
4.1.2
Translation Control Register ....................................................................... 4-4
4.1.3
Transparent Translation Registers ............................................................. 4-6
4.2
Logical Address Translation.......................................................................... 4-7
4.2.1
Translation Tables ...................................................................................... 4-7
4.2.2
Descriptors................................................................................................ 4-12
4.2.2.1
Table Descriptors.................................................................................... 4-12
4.2.2.2
Page Descriptors .................................................................................... 4-12
4.2.2.3
Descriptor Field Definitions..................................................................... 4-13
4.2.3
Translation Table Example ....................................................................... 4-15
4.2.4
Variations in Translation Table Structure.................................................. 4-16
4.2.4.1
Indirect Action ......................................................................................... 4-16
4.2.4.2
Table Sharing Between Tasks................................................................ 4-17
4.2.4.3
Table Paging .......................................................................................... 4-17
4.2.4.4
Dynamically Allocated Tables................................................................. 4-17
4.2.5
Table Search Accesses ............................................................................ 4-19
4.2.6
Address Translation Protection................................................................. 4-20
4.2.6.1
Supervisor and User Translation Tables ................................................ 4-21
4.2.6.2
Supervisor Only ...................................................................................... 4-22
4.2.6.3
Write Protect ........................................................................................... 4-22
4.3
Address Translation Caches....................................................................... 4-24
4.4
Transparent Translation.............................................................................. 4-27
4.5
Address Translation Summary.................................................................... 4-28
4.6
RSTI and MDIS Effect on the MMU ............................................................ 4-28
4.6.1
Effect of RSTI on the MMUs ..................................................................... 4-28
相关PDF资料
PDF描述
MC68A22L 16 I/O, PIA-GENERAL PURPOSE, CDIP40
M50734FP 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PQFP72
MC68HC811E2FN EEPROM, MICROCONTROLLER, PQCC52
MC68030RC33C 32-BIT, 33.33 MHz, MICROPROCESSOR, CPGA128
MDDFMM-TTL-100F 100 MHz, OTHER CLOCK GENERATOR, PDIP4
相关代理商/技术参数
参数描述
MC68060RC50 制造商:Freescale Semiconductor 功能描述:Microcontroller IC Clock Speed:50MHz
MC68060RC60 功能描述:微处理器 - MPU 32B W/ CACHE MMU FPU RoHS:否 制造商:Atmel 处理器系列:SAMA5D31 核心:ARM Cortex A5 数据总线宽度:32 bit 最大时钟频率:536 MHz 程序存储器大小:32 KB 数据 RAM 大小:128 KB 接口类型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作电源电压:1.8 V to 3.3 V 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-324
MC6808 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:8-BIT MPUS, 8-BIT MCUS, 8-BIT PERIPHERALS
MC6809 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:8-Bit Microprocessing Unit
MC6809CP 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:8-Bit Microprocessing Unit