参数资料
型号: MC68HC05L5FU
厂商: FREESCALE SEMICONDUCTOR INC
元件分类: 微控制器/微处理器
英文描述: MROM, 4.2 MHz, MICROCONTROLLER, PQFP80
封装: PLASTIC, QFP-80
文件页数: 39/200页
文件大小: 941K
代理商: MC68HC05L5FU
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页当前第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页
Timer System
Timer 2
MC68HC(7)05L5 Rev. 2.0
General Release Specification
MOTOROLA
Timer System
133
NON-DISCLOSURE
AGREEMENT
REQUIRED
Since the external clock may be asynchronous to the internal clock, this
input has a synchronizer which samples external clock by the internal
system clock. (The input transition synchronizes to the falling edge of
PH2. Therefore, to be measured, the minimum pulse width for EVI must
be larger than one system clock.)
The IM2 and IL2 bits in the TCR2 determine how this synchronized
external clock is used. The IM2 bit decides between event mode and
gate mode, and the IL2 bit decides which level or edge is activated.
In event mode (IM2 = 0), the external clock drives the timer 2 counter
directly and the active edge at the EVI pin is selected by the IL2 bit.
When an active edge is detected, the TI2F bit in the TCR2 is set.
NOTE:
Since the EVI pin is shared with the PC4 I/O pin, DDRC4 should always
be cleared whenever EVI is used. EVI should not be used when DDRC4
is high.
In gate mode (IM2 = 1), the EVI input is gated by CLK2 from the
prescaler and gate output drives the timer 2 counter. The IL2 bit decides
active level of the external input. When the transition from active level to
inactive level is detected, the TI2F bit is set.
Changing the IM2 bit may cause an illegal count up of TCNT2, thus
presetting TCNT2 after initializing IM2 is required.
Table 9-3. EVI Modes Selection
IM2
IL2
Action on Clock
0
Falling edge of EVI increments counter
0
1
Rising edge of EVI increments counter
1
0
Low level on EVI enables counting
1
High level on EVI enables counting
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
..
.
相关PDF资料
PDF描述
MC68HC705L5FU 8-BIT, OTPROM, 2.1 MHz, MICROCONTROLLER, PQFP80
MC68HC705RC17P 8-BIT, OTPROM, 2.097 MHz, MICROCONTROLLER, PDIP28
MC68HC705RC17DW 8-BIT, OTPROM, 2.097 MHz, MICROCONTROLLER, PDSO28
MC68HC705T10 8-BIT, OTPROM, 2.1 MHz, MICROCONTROLLER, PDIP56
MC68HC05T7 8-BIT, MROM, 2.1 MHz, MICROCONTROLLER, PDIP56
相关代理商/技术参数
参数描述
MC68HC05L6 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:8-Bit Microcomputer with Liquid Crystal Driver Circuitry
MC68HC05M6 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:microcomputer unit with VFD drive capacity
MC68HC05M9 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:microcomputer unit with VFD drive capability
MC68HC05P1 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:HCMOS Microcontroller Unit
MC68HC05P15 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:SPECIFICATION