参数资料
型号: ST10F296TR
厂商: STMICROELECTRONICS
元件分类: 微控制器/微处理器
英文描述: 16-BIT, FLASH, 64 MHz, MICROCONTROLLER, PBGA208
封装: 23 X 23 MM, 1.96 MM HEIGHT, 1.27 MM PITCH, ROHS COMPLIANT, PLASTIC, BGA-208
文件页数: 241/346页
文件大小: 5607K
代理商: ST10F296TR
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页当前第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页
ST10F296E
Electrical characteristics
24.8.6
Oscillator watchdog (OWD)
An on-chip watchdog oscillator is implemented in the ST10F296E. This feature is used for
safety reasons with an external crystal oscillator (available only when using direct drive
mode with or without prescaler, so the PLL is not used to generate the CPU clock
multiplying the frequency of the external crystal oscillator). The watchdog oscillator operates
as follows:
The reset default configuration enables the watchdog oscillator. It can be disabled by setting
the OWDDIS bit (bit 4) of the SYSCON register.
When the OWD is enabled, the PLL runs at its free-running frequency and it increments the
watchdog counter. At each transition of the external clock, the watchdog counter is cleared.
If an external clock failure occurs, the watchdog counter overflows (after 16 PLL clock
cycles).
When overflow occurs, the CPU clock signal is switched to the PLL free-running clock signal
and the oscillator watchdog interrupt request is flagged. The CPU clock does not switch
back to the external clock even if a valid external clock exits on the XTAL1 pin. Only a
hardware reset (or bidirectional software/watchdog reset) can switch the CPU clock source
back to direct clock input.
When the OWD is disabled, the CPU clock is always the external oscillator clock (in direct
drive or prescaler operation) and the PLL is switched off to decrease consumption supply
current.
24.8.7
Phase-locked loop (PLL)
For all combinations of pins P0.15-13 (P0H.7-5) other than 011, during reset, the on-chip
PLL is enabled and it provides the CPU clock (see Table 168). The PLL multiplies the input
frequency by the factor ‘F’ which is selected via the combination of pins P0.15-13 (fCPU =
fXTAL x F). With every F’th transition of fXTAL, the PLL circuit synchronizes the CPU clock to
the input clock. This synchronization is done smoothly, so the CPU clock frequency does not
change abruptly.
Due to this synchronization with the input clock, the frequency of fCPU is constantly adjusted
so it is locked to fXTAL. The resulting slight variation causes a jitter of fCPU which also effects
the duration of individual TCLs.
The timings listed in this section that refer to TCLs must be calculated using the minimum
possible TCL under the respective circumstances.
The minimum value for TCL depends on the jitter of the PLL. The PLL tunes the fCPU to
keep it locked on fXTAL. The relative deviation of TCL is the maximum when it is referred to
one TCL period.
This is especially important for bus cycles using wait states and for the operation of timers, serial
interfaces, etc. For all slower operations and longer periods (such as, pulse train generation or
measurement, lower baud rates, etc) the deviation caused by the PLL jitter is negligible. Refer to
相关PDF资料
PDF描述
ST10R172LT6 16-BIT, 50 MHz, MICROCONTROLLER, PQFP100
ST10R272LT6 16-BIT, 50 MHz, MICROCONTROLLER, PQFP100
ST16C452PSIJ68 2 CHANNEL(S), SERIAL COMM CONTROLLER, PQCC68
ST16C452ATIJ68 2 CHANNEL(S), SERIAL COMM CONTROLLER, PQCC68
ST16C654IQ64/TR 4 CHANNEL(S), 1.5M bps, SERIAL COMM CONTROLLER, PQFP64
相关代理商/技术参数
参数描述
ST10-IP-EE 功能描述:电机驱动器 RoHS:否 制造商:Applied Motion 电机驱动类型:2035 Step 电源电压:12 V to 35 V 功率额定值:70 W 每转步距分辨率:200 to 400 框架大小 (NEMA):
ST10-IP-EE (5000-182) 功能描述:电机驱动器 RoHS:否 制造商:Applied Motion 电机驱动类型:2035 Step 电源电压:12 V to 35 V 功率额定值:70 W 每转步距分辨率:200 to 400 框架大小 (NEMA):
ST10-IP-EN 功能描述:电机驱动器 RoHS:否 制造商:Applied Motion 电机驱动类型:2035 Step 电源电压:12 V to 35 V 功率额定值:70 W 每转步距分辨率:200 to 400 框架大小 (NEMA):
ST10-IP-EN (5000-181) 功能描述:电机驱动器 RoHS:否 制造商:Applied Motion 电机驱动类型:2035 Step 电源电压:12 V to 35 V 功率额定值:70 W 每转步距分辨率:200 to 400 框架大小 (NEMA):
ST10-PE 制造商:Phoenix Contact 功能描述:TERMINAL ST 10-PE