参数资料
型号: TMP86FS49AUG
元件分类: 微控制器/微处理器
英文描述: 8-BIT, FLASH, 16 MHz, MICROCONTROLLER, PQFP64
封装: 10 X 10 MM, 0.50 MM PITCH, LEAD FREE, PLASTIC, LQFP-64
文件页数: 93/277页
文件大小: 2632K
代理商: TMP86FS49AUG
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页当前第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页
182
ATmega165A/PA/325A/PA/3250A/PA/645A/P/6450A/P [DATASHEET]
8285E–AVR–02/2013
Referring to the timing diagram (Figure 21-5 on page 181), a bus transfer involves the following steps:
1.
The a start condition is generated by the Master by forcing the SDA low line while the SCL line is high (A).
SDA can be forced low either by writing a zero to bit 7 of the Shift Register, or by setting the corresponding
bit in the PORT Register to zero. Note that the Data Direction Register bit must be set to one for the output
to be enabled. The slave device’s start detector logic (Figure 21-6 on page 182) detects the start condition
and sets the USISIF Flag. The flag can generate an interrupt if necessary.
2.
In addition, the start detector will hold the SCL line low after the Master has forced an negative edge on this
line (B). This allows the Slave to wake up from sleep or complete its other tasks before setting up the Shift
Register to receive the address. This is done by clearing the start condition flag and reset the counter.
3.
The Master set the first bit to be transferred and releases the SCL line (C). The Slave samples the data and
shift it into the Serial Register at the positive edge of the SCL clock.
4.
After eight bits are transferred containing slave address and data direction (read or write), the Slave counter
overflows and the SCL line is forced low (D). If the slave is not the one the Master has addressed, it
releases the SCL line and waits for a new start condition.
5.
If the Slave is addressed it holds the SDA line low during the acknowledgment cycle before holding the SCL
line low again (i.e., the Counter Register must be set to 14 before releasing SCL at (D)). Depending of the
R/W bit the Master or Slave enables its output. If the bit is set, a master read operation is in progress (i.e.,
the slave drives the SDA line) The slave can hold the SCL line low after the acknowledge (E).
6.
Multiple bytes can now be transmitted, all in same direction, until a stop condition is given by the Master (F).
Or a new start condition is given.
If the Slave is not able to receive more data it does not acknowledge the data byte it has last received. When the
Master does a read operation it must terminate the operation by force the acknowledge bit low after the last byte
transmitted.
Figure 21-6. Start Condition Detector, logic diagram.
21.3.5
Start Condition Detector
The start condition detector is shown in Figure 21-6. The SDA line is delayed (in the range of 50 to 300ns) to
ensure valid sampling of the SCL line. The start condition detector is only enabled in Two-wire mode.
The start condition detector is working asynchronously and can therefore wake up the processor from the Power-
down sleep mode. However, the protocol used might have restrictions on the SCL hold time. Therefore, when
using this feature in this case the Oscillator start-up time set by the CKSEL Fuses (see ”Clock systems and their
distribution” on page 27) must also be taken into the consideration. Refer to the USISIF bit description on page 184
for further details.
21.3.6
Clock speed considerations.
Maximum frequency for SCL and SCK is f_CK /4. This is also the maximum data transmit and receieve rate in both
two- and three-wire mode. In two-wire slave mode the Two-wire Clock Control Unit will hold the SCL low until the
slave is ready to receive more data. This may reduce the actual data rate in two-wire mode.
21.4
Alternative USI Usage
When the USI unit is not used for serial communication, it can be set up to do alternative tasks due to its flexible
design.
SDA
SCL
Write( USISIF)
CLOCK
HOLD
USISIF
DQ
CLR
DQ
CLR
相关PDF资料
PDF描述
TMP86FS64FG 8-BIT, FLASH, 16 MHz, MICROCONTROLLER, PQFP100
TMP87P409N 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PDIP28
TMP87P808NG 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PDIP28
TMP87PM14FG 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PQFP64
TMP88CM38AFG 8-BIT, MROM, 24 MHz, MICROCONTROLLER, PQFP44
相关代理商/技术参数
参数描述
TMP86FS49AUG(JZ) 功能描述:8位微控制器 -MCU 60K Flash MCU RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
TMP86FS49AUG(Z) 制造商:Toshiba America Electronic Components 功能描述:MCU 8BIT TLCS-870 CISC 60KB FLASH 5V 64LQFP - Bulk
TMP86FS49BFG 制造商:TOSHIBA 制造商全称:Toshiba Semiconductor 功能描述:8 Bit Microcontroller
TMP86FS49BFG(CZHZ) 制造商:Toshiba America Electronic Components 功能描述:INTEGRATED CIRCUIT MICROCONTROLLER TLCS870C- CU WIRE - Bulk
TMP86FS49BFG(ZHZ) 功能描述:8位微控制器 -MCU INTEGRATED CIRCUIT MICROCONTROLLER TLCS870C RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT