参数资料
型号: ADAU1401YSTZ-RL
厂商: Analog Devices Inc
文件页数: 51/52页
文件大小: 0K
描述: IC AUDIO PROC 28/56BIT 48LQFP
标准包装: 2,000
系列: SigmaDSP®
类型: 音频处理器
应用: 监控器,电视
安装类型: 表面贴装
封装/外壳: 48-LQFP
供应商设备封装: 48-LQFP(7x7)
包装: 带卷 (TR)
ADAU1401
Data Sheet
Rev. C | Page 8 of 52
REGULATOR
Table 7. Regulator1
Parameter
Min
Typ
Max
Unit
DVDD Voltage
1.7
1.8
1.84
V
1 Regulator specifications are calculated using a Zetex Semiconductors FZT953 transistor in the circuit.
DIGITAL TIMING SPECIFICATIONS
Table 8. Digital Timing1
Limit
Parameter
tMIN
tMAX
Unit
Description
MASTER CLOCK
tMP
36
244
ns
MCLKI period, 512 × fS mode
tMP
48
366
ns
MCLKI period, 384 × fS mode
tMP
73
488
ns
MCLKI period, 256 × fS mode
tMP
291
1953
ns
MCLKI period, 64 × fS mode
SERIAL PORT
tBIL
40
ns
INPUT_BCLK low pulse width
tBIH
40
ns
INPUT_BCLK high pulse width
tLIS
10
ns
INPUT_LRCLK setup; time to INPUT_BCLK rising
tLIH
10
ns
INPUT_LRCLK hold; time from INPUT_BCLK rising
tSIS
10
ns
SDATA_INx setup; time to INPUT_BCLK rising
tSIH
10
ns
SDATA_INx hold; time from INPUT_BCLK rising
tLOS
10
ns
OUTPUT_LRCLK setup in slave mode
tLOH
10
ns
OUTPUT_LRCLK hold in slave mode
tTS
5
ns
OUTPUT_BCLK falling to OUTPUT_LRCLK timing skew
tSODS
40
ns
SDATA_OUTx delay in slave mode; time from OUTPUT_BCLK falling
tSODM
40
ns
SDATA_OUTx delay in master mode; time from OUTPUT_BCLK falling
SPI PORT
fCCLK
6.25
MHz
CCLK frequency
tCCPL
80
ns
CCLK pulse width low
tCCPH
80
ns
CCLK pulse width high
tCLS
0
ns
CLATCH setup; time to CCLK rising
tCLH
100
ns
CLATCH hold; time from CCLK rising
tCLPH
80
ns
CLATCH pulse width high
tCDS
0
ns
CDATA setup; time to CCLK rising
tCDH
80
ns
CDATA hold; time from CCLK rising
tCOD
101
ns
COUT delay; time from CCLK falling
I2C PORT
fSCL
400
kHz
SCL frequency
tSCLH
0.6
μs
SCL high
tSCLL
1.3
μs
SCL low
tSCS
0.6
μs
Setup time, relevant for repeated start condition
tSCH
0.6
μs
Hold time; after this period, the first clock is generated
tDS
100
ns
Data setup time
tSCR
300
ns
SCL rise time
tSCF
300
ns
SCL fall time
tSDR
300
ns
SDA rise time
tSDF
300
ns
SDA fall time
tBFT
0.6
Bus-free time; time between stop and start
相关PDF资料
PDF描述
ADAU1442YSVZ-3A-RL IC SIGMADSP 28B 175MHZ 100TQFP
ADAU1445YSVZ-3A-RL IC SIGMADSP 175MHZ 100TQFP
ADAU1461WBCPZ-R7 IC SIGMADSP 24BIT 96KHZ PLL 32
ADAU1513ACPZ-RL7 IC AMP AUDIO PWR 23W 48LFCSP
ADAU1590ACPZ-RL7 IC AMP AUDIO PWR 48LFCSP
相关代理商/技术参数
参数描述
ADAU1421YSTZ 制造商:Analog Devices 功能描述:
ADAU1421YSTZ-REEL 制造商:Analog Devices 功能描述:
ADAU1442 制造商:AD 制造商全称:Analog Devices 功能描述:SigmaDSP Digital Audio Processor
ADAU1442YSVZ-3A 功能描述:IC SIGMADSP 28B 175MHZ 100TQFP RoHS:是 类别:集成电路 (IC) >> 线性 - 音频处理 系列:SigmaDSP® 其它有关文件:STA321 View All Specifications 标准包装:1 系列:Sound Terminal™ 类型:音频处理器 应用:数字音频 安装类型:表面贴装 封装/外壳:64-LQFP 裸露焊盘 供应商设备封装:64-LQFP EP(10x10) 包装:Digi-Reel® 其它名称:497-11050-6
ADAU1442YSVZ-3A-RL 功能描述:IC SIGMADSP 28B 175MHZ 100TQFP RoHS:是 类别:集成电路 (IC) >> 线性 - 音频处理 系列:SigmaDSP® 其它有关文件:STA321 View All Specifications 标准包装:1 系列:Sound Terminal™ 类型:音频处理器 应用:数字音频 安装类型:表面贴装 封装/外壳:64-LQFP 裸露焊盘 供应商设备封装:64-LQFP EP(10x10) 包装:Digi-Reel® 其它名称:497-11050-6