参数资料
型号: COREPCIF-OM
厂商: Microsemi SoC
文件页数: 53/156页
文件大小: 0K
描述: IP MODULE COREPCIF
标准包装: 1
系列: *
Single-Cycle Read and Write
cycle
0
1
2
3
4
5
6
7
clk
cben[3:0]
ad[31:0]
framen
par
devseln
irdyn
trdyn
dp_start
dp_done
bar_select[2:0]
rd_cyc
rd_stb_out
rd_stb_in
6
ADDR
0
0
0
mem_add[15:0]
0000
0004
0008
000C
mem_data_in[31:0]
0
1
2
3
rd_sync
Figure 6-2 · Backend Read Cycle (RD_SYNC = 1)
Table 6-2 · Backend Initial Access Time Limits—
Delay Allowed from DP_START to RD_STB_IN or WR_BE_RDY (clock cycles)
Read
Family
RDSYNC = 0 RDSYNC = 1
Write
ProASIC
ProASIC3/E
PLUS
Axcelerator
RTAX-S
RTSX-S
SX-A
11
11
11
11
10
10
10
10
10
10
9
9
13
13
13
13
13
13
For write cycles, the backend indicates that it is ready to accept data by asserting WR_BE_RDY. The core then
indicates that it is ready to accept data from the PCI bus by asserting TRDYN. When the core receives data from the
PCI bus, it asserts the WR_BE_NOW strobes at the same time that the address and data are valid. For 32-bit PCI
transfers, four WR_BE_NOW signals are provided and used to validate each byte. Thus, if the PCI Master performs a
byte write, only one of the four write strobes will be active when the write occurs.
v4.0
53
相关PDF资料
PDF描述
175101-R2-03.00 CABLE .141 N TYPE PLUG-PLUG 3"
M3CFK-4018J IDC CABLE - MKC40K/MC40G/MCF40K
M3CGK-4018J IDC CABLE - MKC40K/MC40G/MCS40K
M3CEK-4018J IDC CABLE - MKC40K/MC40G/MCE40K
M3AFK-4018J IDC CABLE - MSC40K/MC40G/MCF40K
相关代理商/技术参数
参数描述
COREPCIF-OMFL 功能描述:IP MODULE 制造商:microsemi corporation 系列:- 零件状态:在售 类型:许可证 应用:- 版本:- 许可长度:- 许可 - 用户明细:- 操作系统:- 配套使用产品/相关产品:Microsemi 器件 媒体分发类型:- 标准包装:1
COREPCIF-RM 功能描述:IP MODULE COREPCIF RoHS:否 类别:编程器,开发系统 >> 软件 系列:* 标准包装:1 系列:ISE® 设计套件 类型:订阅 适用于相关产品:Xilinx FPGAs 其它名称:Q4986209T1081384
COREPCIF-RMFL 功能描述:IP MODULE 制造商:microsemi corporation 系列:- 零件状态:在售 类型:许可证 应用:- 版本:- 许可长度:- 许可 - 用户明细:- 操作系统:- 配套使用产品/相关产品:Microsemi 器件 媒体分发类型:- 标准包装:1
COREPCIF-UR 功能描述:HW/SW/OTHER 制造商:microsemi corporation 系列:* 零件状态:在售 标准包装:1
COREPCI-SN 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:CorePCI v5.41