参数资料
型号: MB91F465PAPMC-GSE2
厂商: FUJITSU LTD
元件分类: 微控制器/微处理器
英文描述: RISC MICROCONTROLLER, PQFP176
封装: 24 X 24 MM, 0.50 MM PITCH, LEAD FREE, PLASTIC, LQFP-176
文件页数: 145/200页
文件大小: 6566K
代理商: MB91F465PAPMC-GSE2
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页当前第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页
MB91460P Series
DS07-16615-2E
49
[bit 5] S10
This bit defines resolution of A/D conversion. If this bit set "0", the resolution is 10-bit. In the other case, resolution
is 8-bit and the conversion result is stored to ADCR0 and in the lower 8 bits of the dedicated ADC result registers.
Initialized to "0" by a reset.
[bit 4 to 0] ACH4-0 (Analog convert select channel, read-only)
These bits show the number of the currently or previously converted analog channel, depending on bit ACHMD
(see below).
Writing these bits has no effect (bit 0 is writable with special function ADCHMD).
Initialized to "0000" by software reset (RST).
[bit 0] ACHMD (ACH register mode, write-only)
For reading out the ACH4-0 register bits (see below), there is a direct mode and a latched mode.
In direct mode, ACH4-0 shows the number of the ADC channel which is currently in conversion, e.g. the internal
conversion channel pointer. This pointer is incremented immediately after a conversion is finished.
In latched mode, ACH4-0 shows the number of the ADC channel whose conversion was finished previously.
After a conversion is finished, the conversion channel pointer is latched and the latched data can be read in this
mode. At the end of the next conversion, the latch is overwritten if no PAUSE condition exists.
ACHMD is a write-only bit.
Read- or read-modify-write access returns the value of bit ACH0, see below.
Initial value is 0.
ACH4
ACH3
ACH2
ACH1
ACH0
Converted channel
00000
AN0
00001
AN1
...
11110
AN30
11111
AN31
ACHMD
Function
0
Direct ACH register mode [Initial value]
1
Latched ACH register mode
相关PDF资料
PDF描述
MB95F353LPF-G-SNE2 MICROCONTROLLER, PDSO24
MPC8560CVT667JC 32-BIT, 667 MHz, RISC PROCESSOR, PBGA783
M926-02I622.0800 622.08 MHz, OTHER CLOCK GENERATOR, CQCC36
M928-02-700.0000 700 MHz, OTHER CLOCK GENERATOR, CQCC36
MK1411SLF 35.46896 MHz, VIDEO CLOCK GENERATOR, PDSO8
相关代理商/技术参数
参数描述
MB91F465X 制造商:FUJITSU 制造商全称:Fujitsu Component Limited. 功能描述:The Ultimate Automotive Network
MB91F465XAPMC-ESE2 制造商:FUJITSU 功能描述:
MB91F465XAPMC-GE1 制造商:FUJITSU 功能描述:
MB91F466BA 制造商:FUJITSU 制造商全称:Fujitsu Component Limited. 功能描述:32-bit Microcontroller
MB91F466HAPMC-GSE2 制造商:FUJITSU 功能描述: