参数资料
型号: MPC9774FAR2
厂商: IDT, Integrated Device Technology Inc
文件页数: 11/14页
文件大小: 0K
描述: IC PLL CLK GEN 1:14 3.3V 52-LQFP
标准包装: 1,500
类型: PLL 时钟发生器
PLL: 带旁路
输入: LVCMOS
输出: LVCMOS
电路数: 1
比率 - 输入:输出: 2:14
差分 - 输入:输出: 无/无
频率 - 最大: 125MHz
除法器/乘法器: 是/无
电源电压: 3.135 V ~ 3.465 V
工作温度: 0°C ~ 70°C
安装类型: 表面贴装
封装/外壳: 52-LQFP
供应商设备封装: 52-TQFP(10x10)
包装: 带卷 (TR)
MPC9774 REVISION 5 JANUARY 10, 2013
6
2013 Integrated Device Technology, Inc.
MPC9774 Data Sheet
3.3 V 1:14 LVCMOS PLL CLOCK GENERATOR
tJIT()
I/O Phase Jitter RMS (1
)(8)
FB =
8
FB =
12
FB =
16
FB =
24
FB =
32
FB =
48
15
49
18
22
26
34
ps
BW
PLL Closed Loop Bandwidth(9)
FB =
8
FB =
12
FB =
16
FB =
24
FB =
32
FB =
48
0.50 – 1.80
0.30 – 1.00
0.25 – 0.70
0.17 – 0.40
0.12 – 0.30
0.07 – 0.20
MHz
MHZ
MHz
tLOCK
Maximum PLL Lock Time
10
ms
1. AC characteristics apply for parallel output termination of 50
to VTT.
2. In bypass mode, the MPC9774 divides the input reference clock.
3. The input reference frequency must match the VCO lock range divided by the total feedback divider ratio (FB): fREF = fVCO (M VCO_SEL).
4. Calculation of reference duty cycle limits: DCREF,MIN = tPW,MIN fREF 100% and DCREF,MAX = 100% – DCREF,MIN. E.g. at fREF = 62.5 MHz
the input duty cycle range is 12.5% < DC < 87.5%.
5. Static phase offset depends on the reference frequency: t() = +50 ps ± (1(120 fREF)) for any reference frequency.
6. Refer to Application section for part-to-part skew calculation.
7. Valid for all outputs at the same frequency.
8. I/O jitter for fVCO = 400 MHz. Refer to Applications Information for I/O jitter at other frequencies and for a jitter calculation for confidence
factors other than 1
.
9. –3 dB point of PLL transfer characteristics.
Table 8. AC Characteristics (VCC = 3.3 V ± 5%, TA = 0°C to +70°C)(1) (Continued)
Symbol
Characteristics
Min
Typ
Max
Unit
Condition
相关PDF资料
PDF描述
MPC97H74AE IC PLL CLK GEN 1:14 3.3V 52-LQFP
MPC9993AC IC PLL CLK DRIVER IDCS 32-LQFP
MPC99J93AC IC PLL CLK DRIVER IDCS 32-LQFP
MPR032EPR2 IC CTLR TOUCH SENSOR 8-DFN
MPR083QR2 IC CTLR TOUCH SENSOR PROX 16-QFN
相关代理商/技术参数
参数描述
MPC97H73AE 功能描述:IC PLL CLK GEN 1:12 3.3V 52-LQFP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:- 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT
MPC97H73AER2 功能描述:IC PLL CLK GEN 1:12 3.3V 52-LQFP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:- 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT
MPC97H73FA 功能描述:IC PLL CLK GENERATOR 1:12 52LQFP RoHS:否 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:- 标准包装:39 系列:- 类型:* PLL:带旁路 输入:时钟 输出:时钟 电路数:1 比率 - 输入:输出:1:10 差分 - 输入:输出:是/是 频率 - 最大:170MHz 除法器/乘法器:无/无 电源电压:2.375 V ~ 3.465 V 工作温度:0°C ~ 70°C 安装类型:* 封装/外壳:* 供应商设备封装:* 包装:*
MPC97H74AE 功能描述:时钟发生器及支持产品 FSL 1-14 LVCMOS PLL Clock Generator RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56
MPC97H74AER2 功能描述:时钟发生器及支持产品 FSL 1-14 LVCMOS PLL Clock Generator RoHS:否 制造商:Silicon Labs 类型:Clock Generators 最大输入频率:14.318 MHz 最大输出频率:166 MHz 输出端数量:16 占空比 - 最大:55 % 工作电源电压:3.3 V 工作电源电流:1 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:QFN-56