参数资料
型号: PM8611
厂商: PMC-Sierra, Inc.
英文描述: SBSLITE⑩ Telecom Standard Product Data Sheet Preliminary
中文描述: SBSLITE⑩电信标准产品数据的初步
文件页数: 54/292页
文件大小: 1585K
代理商: PM8611
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页当前第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页
SBSLITE Telecom Standard Product Data Sheet
Preliminary
Proprietary and Confidential to PMC-Sierra, Inc., and for its Customers’ Internal Use
Document ID: PMC-2010883, Issue 2
53
10.4
Memory Switch Units
The Memory Switch Unit blocks, IMSU and OMSU, provide DS0 or column switching of the
SBI336 or 77.76 MHz TelecomBus. Any input byte (or column) can be switched to any output
byte (or column). Four bits of CAS and three or four bits of control information are switched
along with the data byte. In SBI336 mode, the control signals are PL, V5 and JUST_REQ. In
TelecomBus mode, the control signals are PL, TPL, V5 and TAIS.
In DS0 switch mode, the data entering the MSU is stored in two alternating pages of memory.
Each page contains one complete frame (9720 bytes) of data. One of these alternating pages is
currently filling while the other is currently full. Data exiting the MSU is extracted from the
currently full page. As a consequence, the MSU imposes a nominal switching latency of 1
frame (125us). The selection of bytes to fill each output port requires a switching connection
memory. Control is required for each of the 9720 bytes in the output SBI336 frame. Complete
specification of an output byte requires 14 bits to specify which of the 9720 input bytes to use.
Dual copies of this control memory are required to provide hitless frame boundary switchover.
In column switch mode, the same switching principle described above is used, but less memory is
required. Data entering the MSU is stored in two alternating pages of memory. Each page
contains one row (1080 bytes) of data. In this mode, the nominal latency is 1 row if a frame (<15
μs). The switching connection memory for the output port requires control for each of the 1080
columns in the frame. Complete specification of an output column requires 11 bits to specify
which of the 1080 input columns to use. Dual copies of this control memory are required to
provide hitless frame boundary switchover.
Each MSU can be independently bypassed for reduced latency or debugging purposes.
10.4.1 Data Buffer
The Data Buffer block contains a double buffer structure for each frame consisting of a data byte,
4-bits of Channel Associated Signaling information and 4 bits of control information necessary
for identifying valid data and timing.
10.4.2 Connection Memory
The Connection Memory sub-block contains two pages of mapping configuration, page 0 and
page 1. One page is designated the active page and the other the stand-by page. Selection
between which page is to be active and which is to be stand-by is controlled by the ICMP signal
(for the IMSU) and OCMP signal (for the OMSU). The Connection Memory sub-block samples
the value on the ICMP signal at the C1 byte position as defined by the incoming frame pulse
signal, IC1FP. The Connection Memory sub-block samples the value on the OCMP signal at the
C1 byte position as defined by the receive serial interface frame pulse signal, RC1FP. Swaps
between the active/standby status of the two pages are synchronized to the first A1 byte of the
next frame or multiframe. This arrangement allows all devices in a cross-connect system to be
updated in a coordinated fashion. Consequently, DS0 streams or tributaries not being assigned
new positions are unaffected by page swaps.
The CMP input signals can be overridden by register configuration or by the SBI336S inband link
channel.
相关PDF资料
PDF描述
PM8611-BIAP SBSLITE⑩ Telecom Standard Product Data Sheet Preliminary
PM8620 20G Narrowband Switch Element
PM8620-BIAP NSE-20G⑩ Standard Product Data Sheet Preliminary
PM8621 NSE-8G⑩ Standard Product Data Sheet Preliminary
PM8621-BIAP NSE-8G⑩ Standard Product Data Sheet Preliminary
相关代理商/技术参数
参数描述
PM8611-BIAP 制造商:PMC 制造商全称:PMC 功能描述:SBSLITE⑩ Telecom Standard Product Data Sheet Preliminary
PM862 制造商:未知厂家 制造商全称:未知厂家 功能描述:Analog IC
PM8620 制造商:PMC 制造商全称:PMC 功能描述:NSE-20G⑩ Standard Product Data Sheet Preliminary
PM8620-BIAP 制造商:PMC 制造商全称:PMC 功能描述:NSE-20G⑩ Standard Product Data Sheet Preliminary