参数资料
型号: ST10F276Z5Q3
厂商: STMICROELECTRONICS
元件分类: 微控制器/微处理器
英文描述: 16-BIT, MROM, 64 MHz, RISC MICROCONTROLLER, PQFP144
封装: 28 X 28 MM, 3.40 MM HEIGHT, PLASTIC, QFP-144
文件页数: 148/239页
文件大小: 2271K
代理商: ST10F276Z5Q3
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页当前第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页
ST10F276Z5
Known limitations
24.1.2
Concurrent transmission requests in DAR-mode (C-CAN module)
Description
When the C-CAN module is configured to operate in DAR mode (Disable Automatic
Retransmission) and the host requests the transmission of several messages at the same
time, only two of these messages are transmitted. For all other message transmission
requests the TxRqst bits are reset, no transmission is started, and NewDat and IntPnd are
kept unchanged. For the two messages which are transmitted, the TxRqst and NewDat bits
are reset and IntPnd is set if if it has been enabled by TxIE. TxRqst, NewDat and IntPnd are
bits of the message interface control registers.
The normal operation mode (DAR = 0) is not affected by this phenomenon.
Workaround
The DAR mode is intended to support time-triggered operation (TTCAN level 1) supporting
the transmission of a message only in its dedicated time window. It is an error to request the
transmission of several messages at the same time, and no workarounds should
consequently be necessary for TTCAN applications.
The progress of a requested transmission can be monitored by checking the message
object TxRqst and NewDat [optionally IntPnd] bits. In DAR mode, when a message
transmission has failed either because the transmission was disturbed or because it has not
started, it is necessary to request the message transmission again.
For details on DAR mode and message control registers, refer to user manual UM0409.
24.1.3
Disabling the transmission requests (C-CAN module)
Description
If the host disables the pending transmission request of the lowest-priority message
(number 32 by default) in the short time window during which the message handler state
machine prepares the transmission, but before the transmission has actually started, then
this transmission request may remain disabled. It remains in this state even if the host
immediately re-enables it.
The status of the message object transmission request bit does not show that the
transmission is disabled. This only happens when the message object is the only one with a
pending transmission request.
If the transmission request is blocked in the disabled state, it will be re-enabled by the first
activity detected on the CAN bus or by setting the transmission request of any other
message object.
The other message objects are not affected by this phenomenon.
Workaround
It is usually not necessary to disable the transmission request of a message object. If the
message object is to be used for another message, it is sufficient to prepare the new content
corresponding to this message in the CPU interface register (Identifier, DLC, Data, with
TxRqst and NewDat [optionally TxIE] bits) and to transfer it into the message object. The
new content is then transmitted at the next opportunity, and is not altered by a possibly
ongoing transmission of the previous content of the same message object.
相关PDF资料
PDF描述
ST10F296TR 16-BIT, FLASH, 64 MHz, MICROCONTROLLER, PBGA208
ST10R172LT6 16-BIT, 50 MHz, MICROCONTROLLER, PQFP100
ST10R272LT6 16-BIT, 50 MHz, MICROCONTROLLER, PQFP100
ST16C452PSIJ68 2 CHANNEL(S), SERIAL COMM CONTROLLER, PQCC68
ST16C452ATIJ68 2 CHANNEL(S), SERIAL COMM CONTROLLER, PQCC68
相关代理商/技术参数
参数描述
ST10F276Z5Q3TR 功能描述:16位微控制器 - MCU 16B MCU 832K Byte and 68K Byte RAM RoHS:否 制造商:Texas Instruments 核心:RISC 处理器系列:MSP430FR572x 数据总线宽度:16 bit 最大时钟频率:24 MHz 程序存储器大小:8 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:VQFN-40 安装风格:SMD/SMT
ST10F276Z5T3 功能描述:16位微控制器 - MCU 16B MCU RoHS:否 制造商:Texas Instruments 核心:RISC 处理器系列:MSP430FR572x 数据总线宽度:16 bit 最大时钟频率:24 MHz 程序存储器大小:8 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:VQFN-40 安装风格:SMD/SMT
ST10F280 功能描述:16位微控制器 - MCU 16-bit MCU MAC Unit 512 Kb Flash Memory RoHS:否 制造商:Texas Instruments 核心:RISC 处理器系列:MSP430FR572x 数据总线宽度:16 bit 最大时钟频率:24 MHz 程序存储器大小:8 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:VQFN-40 安装风格:SMD/SMT
ST10F280_12 制造商:STMICROELECTRONICS 制造商全称:STMicroelectronics 功能描述:16-bit MCU with MAC unit, 512 Kbyte Flash memory and 18 Kbyte RAM
ST10F280_DATASHEET 制造商:STMICROELECTRONICS 制造商全称:STMicroelectronics 功能描述:16-BIT MCU WITH MAC UNIT - 5V SINGLE SUPPLY - 18 KB RAM - 512 KB FLASH MEMORY - 2 TIMERS - A/D - ASC/SSC - 2 CAN2.0B - MARCH 2002