参数资料
型号: ST92T196A9
厂商: STMICROELECTRONICS
元件分类: 微控制器/微处理器
英文描述: 16-BIT, OTPROM, 24 MHz, MICROCONTROLLER, PDIP56
封装: 0.600 INCH, PLASTIC, SDIP-56
文件页数: 75/268页
文件大小: 3049K
代理商: ST92T196A9
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页当前第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页
166/268
- CLOSED CAPTION DATA SLICER (DS)
DATA SLICER (Cont’d)
Bit 4 = SEARCH: Enhanced Signal Search.
This bit is set and cleared by software. This bit
should be set to improve the reliability of properly
identifying signals in closed caption and Gemstar
format when doing a search encompassing all hor-
izontal lines in the vertical blanking interval.
0: Check 5 bits in the Frame code
1: Check 8 bits in the Frame code
Bit 3 = SCG_EN:
Block Copy-Guard signals.
In video signals with Copy-Guard protection puls-
es similar to horizontal sync pulses may have
been inserted into certain lines in the vertical
blanking interval.
0: No blocking
1: Copy-Guard pulse occurring 8 s before the an-
ticipated occurrence of normal horizontal sync
pulses are blocked from reaching the line detec-
tion logic
Bit 2 = PHD[2:0]:
Horizontal phase compensation.
These bits specify the delay added in 4s incre-
ments to the clock for the half-line counter in logic
that identifies the specified line. This feature is
used in 2H mode of operation to compensate for a
large phase difference which may exist between
2H deflection pulses and horizontal sync pulses
extracted from video.
MONITOR REGISTER (MR)
R246 - Read/Write
Register Page: 45
Reset Value: 0000 0000 (00h)
Bit 7 = CCMODE:
Closed Caption Mode.
This bit is set by hardware and cleared by soft-
ware.
0: No closed caption format detected
1: Closed caption format detected
Bit 6 = GSMODE:
Gemstar Mode.
This bit is set by hardware and cleared by soft-
ware.
0: No Gemstar format detected
1: Gemstar format detected
Bit 5= FIELD1:
Field 1 flag.
This bit is set and cleared by hardware.
0: Field 2 detected
1: Field 1 detected
WARNING: The bit value is not valid after tuning of
a new channel or in case of a momentary drop-out
of the tuned signal. In this case, the use of the
IN_SYNC bit is required.
Bit 4= IN_SYNC:
Phase of line monitoring relative
to video field.
This bit is set and cleared by hardware. Software
should read this bit periodically in case data in
closed caption and/or Gemstar format must be re-
covered from lines in both fields (e.g. closed cap-
tions from Line#21 of Field1 and extended data
service information from Line#21 of Field2).
0: Periodic writing of the appropriate line codes
into Register CR1 is out of phase with the field
sequence of the video input signal. In this case
the phasing can be corrected by skipping just
once the change of the line code stored in the
CR1 register and writing the immediately follow-
ing field.
1: The start of a specified line has been detected in
one or both of the last 2 fields.
Note: In situations where the closed caption or
Gemstar data is on lines which are all in the same
field, e.g. Field#1, the hardware in the data slicer
cell will automatically correct an out-of-phase situ-
ation. Such a situation will be corrected within the
period of one frame of video.
In a more general situation, data must be recov-
ered from lines in both fields, and then the hard-
ware cannot on its own correct the polarity of an
out-of-phase FIELD#1 signal. The correction must
therefore be done by software on basis of informa-
tion provided by the IN_SYNC status bit.
Bit 3:0= EVNP[4:1]:
Parity Event Bits
These bits are set and cleared by hardware. They
indicate the detected parity of data bytes 1 through
4 (only 3 and 4 for closed caption format). These
bits should normally be low.
0: Odd parity detected
1: Even parity detected
70
CC
MODE
GS
MODE
FIELD
1
IN_SY
NC
EVNP
4
EVNP
3
EVNP
2
EVNP
1
相关PDF资料
PDF描述
ST92E196A9 16-BIT, EEPROM, 24 MHz, MICROCONTROLLER, CDIP56
ST92T196B7 16-BIT, OTPROM, 24 MHz, MICROCONTROLLER, PDIP56
STA2051TR 32-BIT, FLASH, 66 MHz, RISC MICROCONTROLLER, PQFP64
STA2051ETR 32-BIT, FLASH, 66 MHz, RISC MICROCONTROLLER, PQFP64
STA2051 32-BIT, FLASH, 66 MHz, RISC MICROCONTROLLER, PQFP64
相关代理商/技术参数
参数描述
ST92T96N9B1/AIN 制造商:STMicroelectronics 功能描述:
ST-930 制造商:UNBRANDED 功能描述:MULTIMETER DIGITAL BARGRAPH
ST93003 功能描述:两极晶体管 - BJT Hi Vltg FAST SWITCH PNP Pwr TRANSISTOR RoHS:否 制造商:STMicroelectronics 配置: 晶体管极性:PNP 集电极—基极电压 VCBO: 集电极—发射极最大电压 VCEO:- 40 V 发射极 - 基极电压 VEBO:- 6 V 集电极—射极饱和电压: 最大直流电集电极电流: 增益带宽产品fT: 直流集电极/Base Gain hfe Min:100 A 最大工作温度: 安装风格:SMD/SMT 封装 / 箱体:PowerFLAT 2 x 2
ST9300403SS 制造商:Seagate Technology 功能描述:- Bulk
ST9300453SS 制造商:Seagate Technology 功能描述:- Bulk