参数资料
型号: XC3S250E-4VQG100I
厂商: Xilinx Inc
文件页数: 72/227页
文件大小: 0K
描述: IC FPGA SPARTAN-3E 250K 100-VQFP
标准包装: 90
系列: Spartan®-3E
LAB/CLB数: 612
逻辑元件/单元数: 5508
RAM 位总计: 221184
输入/输出数: 66
门数: 250000
电源电压: 1.14 V ~ 1.26 V
安装类型: 表面贴装
工作温度: -40°C ~ 100°C
封装/外壳: 100-TQFP
供应商设备封装: 100-VQFP(14x14)
其它名称: 122-1715
XC3S250E-4VQG100I-ND
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页当前第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页
Spartan-3E FPGA Family: Pinout Descriptions
DS312 (v4.1) July 19, 2013
Product Specification
163
VQ100: 100-lead Very-thin Quad Flat Package
The XC3S100E, XC3S250E, and the XC3S500E devices
are available in the 100-lead very-thin quad flat package,
VQ100. All devices share a common footprint for this
package as shown in Table 131 and Figure 80.
Table 131 lists all the package pins. They are sorted by
bank number and then by pin name. Pins that form a
differential I/O pair appear together in the table. The table
also shows the pin number for each pin and the pin type, as
defined earlier.
The VQ100 package does not support the Byte-wide
Peripheral Interface (BPI) configuration mode.
Consequently, the VQ100 footprint has fewer DUAL-type
pins than other packages.
An electronic version of this package pinout table and
footprint diagram is available for download from the Xilinx
web site at:
Pinout Table
Table 131 shows the pinout for production Spartan-3E
FPGAs in the VQ100 package.
Table 131: VQ100 Package Pinout
Bank
XC3S100E
XC3S250E
XC3S500E
Pin Name
VQ100
Pin
Number
Type
0
IO
P92
I/O
0
IO_L01N_0
P79
I/O
0
IO_L01P_0
P78
I/O
0
IO_L02N_0/GCLK5
P84
GCLK
0
IO_L02P_0/GCLK4
P83
GCLK
0
IO_L03N_0/GCLK7
P86
GCLK
0
IO_L03P_0/GCLK6
P85
GCLK
0
IO_L05N_0/GCLK11
P91
GCLK
0
IO_L05P_0/GCLK10
P90
GCLK
0
IO_L06N_0/VREF_0
P95
VREF
0
IO_L06P_0
P94
I/O
0
IO_L07N_0/HSWAP
P99
DUAL
0
IO_L07P_0
P98
I/O
0
IP_L04N_0/GCLK9
P89
GCLK
0
IP_L04P_0/GCLK8
P88
GCLK
0
VCCO_0
P82
VCCO
0
VCCO_0
P97
VCCO
1
IO_L01N_1
P54
I/O
1
IO_L01P_1
P53
I/O
1
IO_L02N_1
P58
I/O
1
IO_L02P_1
P57
I/O
1
IO_L03N_1/RHCLK1
P61
RHCLK
1
IO_L03P_1/RHCLK0
P60
RHCLK
1
IO_L04N_1/RHCLK3
P63
RHCLK
1
IO_L04P_1/RHCLK2
P62
RHCLK
1
IO_L05N_1/RHCLK5
P66
RHCLK
1
IO_L05P_1/RHCLK4
P65
RHCLK
1
IO_L06N_1/RHCLK7
P68
RHCLK
1
IO_L06P_1/RHCLK6
P67
RHCLK
1
IO_L07N_1
P71
I/O
1
IO_L07P_1
P70
I/O
1
IP/VREF_1
P69
VREF
1
VCCO_1
P55
VCCO
1
VCCO_1
P73
VCCO
2
IO/D5
P34
DUAL
2
IO/M1
P42
DUAL
2
IO_L01N_2/INIT_B
P25
DUAL
2
IO_L01P_2/CSO_B
P24
DUAL
2
IO_L02N_2/MOSI/CSI_B
P27
DUAL
2
IO_L02P_2/DOUT/BUSY
P26
DUAL
2
IO_L03N_2/D6/GCLK13
P33
DUAL/GCLK
2
IO_L03P_2/D7/GCLK12
P32
DUAL/GCLK
2
IO_L04N_2/D3/GCLK15
P36
DUAL/GCLK
2
IO_L04P_2/D4/GCLK14
P35
DUAL/GCLK
2
IO_L06N_2/D1/GCLK3
P41
DUAL/GCLK
2
IO_L06P_2/D2/GCLK2
P40
DUAL/GCLK
2
IO_L07N_2/DIN/D0
P44
DUAL
2
IO_L07P_2/M0
P43
DUAL
2
IO_L08N_2/VS1
P48
DUAL
2
IO_L08P_2/VS2
P47
DUAL
2
IO_L09N_2/CCLK
P50
DUAL
2
IO_L09P_2/VS0
P49
DUAL
2
IP/VREF_2
P30
VREF
2
IP_L05N_2/M2/GCLK1
P39
DUAL/GCLK
2
IP_L05P_2/RDWR_B/
GCLK0
P38
DUAL/GCLK
2
VCCO_2
P31
VCCO
2
VCCO_2
P45
VCCO
3
IO_L01N_3
P3
I/O
3
IO_L01P_3
P2
I/O
3
IO_L02N_3/VREF_3
P5
VREF
Table 131: VQ100 Package Pinout (Cont’d)
Bank
XC3S100E
XC3S250E
XC3S500E
Pin Name
VQ100
Pin
Number
Type
相关PDF资料
PDF描述
24LC21T-I/SN IC EEPROM 1KBIT 400KHZ 8SOIC
24LC21A/SN IC EEPROM 1KBIT 400KHZ 8SOIC
24LC21AT/SN IC EEPROM 1KBIT 400KHZ 8SOIC
24LC21AT-I/SN IC EEPROM 1KBIT 400KHZ 8SOIC
24LC21A-I/SN IC EEPROM 1KBIT 400KHZ 8SOIC
相关代理商/技术参数
参数描述
XC3S250E-5CP132C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 250K GATES 5508 CELLS 657MHZ 90NM 1.2V 132CS - Trays
XC3S250E-5CP132I 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3E FPGA Family
XC3S250E-5CPG132C 功能描述:IC FPGA SPARTAN-3E 250K 132CSBGA RoHS:是 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Spartan®-3E 标准包装:40 系列:Spartan® 6 LX LAB/CLB数:3411 逻辑元件/单元数:43661 RAM 位总计:2138112 输入/输出数:358 门数:- 电源电压:1.14 V ~ 1.26 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:676-BGA 供应商设备封装:676-FBGA(27x27)
XC3S250E-5CPG132C4124 制造商:Xilinx 功能描述:
XC3S250E-5CPG132I 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3E FPGA Family