参数资料
型号: XC3S250E-5PQG208C
厂商: Xilinx Inc
文件页数: 89/227页
文件大小: 0K
描述: IC FPGA SPARTAN-3E 250K 208-PQFP
标准包装: 24
系列: Spartan®-3E
LAB/CLB数: 612
逻辑元件/单元数: 5508
RAM 位总计: 221184
输入/输出数: 158
门数: 250000
电源电压: 1.14 V ~ 1.26 V
安装类型: 表面贴装
工作温度: 0°C ~ 85°C
封装/外壳: 208-BFQFP
供应商设备封装: 208-PQFP(28x28)
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页当前第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页
Spartan-3E FPGA Family: Pinout Descriptions
DS312 (v4.1) July 19, 2013
Product Specification
179
TQ144 Footprint
Note pin 1 indicator in top-left corner and logo orientation.
Double arrows (
) indicates a pinout migration difference
between the XC3S100E and XC3S250E.
X-Ref Target - Figure 82
Figure 82: TQ144 Package Footprint (top view)
TD
I
IO
_L10N
_0/
H
SW
AP
IO
_L10P_0
IP
IO
_L09N
_0
IO
_L09P_0
VC
C
O
_0
VC
C
A
U
X
IP
IO
_L08N
_0/
V
R
E
F
_
0
IO
_L08P_0
GN
D
IO
_L07N
_0/
G
C
L
K11
IO
_L07P_0/
GC
LK10
IP
_L06N
_
0/
GC
LK9
IP
_L06P_0/
GC
LK8
GN
D
IO
_L05N
_0/
G
C
L
K7
IO
_L05P_0/
GC
LK6
IO
/V
RE
F
_
0
IO
_L04N
_0/
G
C
L
K5
IO
_L04P_0/
GC
LK4
VC
C
O
_0
IP
_L03N
_
0
IP
_L03P_0
GN
D
IO
_L02N
_0
IO
_L02P_0
V
C
CI
NT
IP
IO
_L01N
_0
IO
_L01P_0
IP
TC
K
TD
O
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
PROG_B
1
108 TMS
IO_L01P_3
2
107 IP
IO_L01N_3
3
106 IO_L10N_1/LDC2
IO_L02P_3
4
105 IO_L10P_1/LDC1
IO_L02N_3/VREF_3
5
104 IO_L09N_1/LDC0
IP
6
103 IO_L09P_1/HDC
IO_L03P_3
7
102 VCCAUX
IO_L03N_3
8
101 IP
VCCINT
9
100 VCCO_1
(
)IP
10
99
GND
11
98
IO/A0
IP/VREF_3
12
97
IO_L08N_1/A1
VCCO_3
13
96
IO_L08P_1/A2
IO_L04P_3/LHCLK0
14
95
IP/VREF_1
IO_L04N_3/LHCLK1
15
IO_L07N_1/A3/RHCLK7
IO_L05P_3/LHCLK2
16
IO_L07P_1/A4/RHCLK6
IO_L05N_3/LHCLK3
17
IO_L06N_1/A5/RHCLK5
IP
18
IO_L06P_1/A6/RHCLK4
GND
19
90
GND
IO_L06P_3/LHCLK4
20
89
IP
IO_L06N_3/LHCLK5
21
IO_L05N_1/A7/RHCLK3
IO_L07P_3/LHCLK6
22
IO_L05P_1/A8/RHCLK2
IO_L07N_3/LHCLK7
23
IO_L04N_1/A9/RHCLK1
IP
24
IO_L04P_1/A10/RHCLK0
IO_L08P_3
25
84
IP
IO_L08N_3
26
83
IO/VREF_1
GND
27
82
IO_L03N_1/A11
VCCO_3
28
81
IO_L03P_1/A12
(
)IP
29
80
VCCINT
VCCAUX
30
79
VCCO_1
(
) IO/VREF_3
31
78
IP
IO_L09P_3
32
77
IO_L02N_1/A13
IO_L09N_3
33
76
IO_L02P_1/A14
IO_L10P_3
34
75
IO_L01N_1/A15
IO_L10N_3
35
74
IO_L01P_1/A16
IP
36
73
GND
37
38
39
40
41
42
43
44
45
46
47
48
49
52
55
60
61
62
63
64
65
66
67
68
69
70
71
72
GN
D
IP
IO_L01P_2/
C
S
O_B
IO_L01N
_2/
IN
IT
_B
IP
VC
C
O
_2
IO
_L02P_2/
D
O
U
T
/B
U
S
Y
IO
_L02N
_2/
M
OSI
/C
S
I_
B
V
C
CI
NT
GN
D
IP
_L03P_2
IP
_L03N
_2/
VR
EF
_2
VC
C
O
_2
IO
_L04P_2/
D
7
/G
C
L
K12
IO
_L04N
_2/
D
6
/G
C
L
K13
IO
/D
5
IO
_L05P_2/
D
4
/G
C
L
K14
IO
_L05N
_2/
D
3
/G
C
L
K15
GN
D
IP_L06P_2/
R
D
W
R
_
B/
GC
LK0
IP
_L06N
_2/
M
2
/G
C
L
K1
IO_L07P_2/
D
2
/G
C
L
K2
IO
_L07N
_2/
D
1
/G
C
L
K3
IO
/M
1
GN
D
IO_L08P_2/
M
0
IO
_L08N
_2/
D
IN
/D
0
VC
C
O
_2
VC
C
A
U
X
(
)
IO/
VR
EF
_2
IO_L09P_2/
VS2/
A
19
IO
_L09N
_2/
VS1/
A
18
IP
IO_L10P_2/
VS0/
A
17
IO_L10N
_2/
C
LK
DO
N
E
Bank 0
Bank
3
Bank
1
Bank 2
50
51
53
54
56
57
58
59
85
86
87
88
91
92
93
94
DS312-4_01_082009
20
I/O: Unrestricted, general-purpose
user I/O
42
DUAL: Configuration pin, then
possible user I/O
9
VREF: User I/O or input voltage
reference for bank
21
INPUT: Unrestricted,
general-purpose input pin
16
CLK: User I/O, input, or global
buffer input
9
VCCO: Output voltage supply for
bank
2
CONFIG: Dedicated configuration
pins
4
JTAG: Dedicated JTAG port pins
4
VCCINT: Internal core supply
voltage (+1.2V)
0
N.C.: Not connected
13
GND: Ground
4
VCCAUX: Auxiliary supply voltage
(+2.5V)
相关PDF资料
PDF描述
XC3S400AN-4FTG256I IC FPGA SPARTAN-3AN 256FTBGA
XC3S500E-4VQG100C IC FPGA SPARTAN-3E 500K 100-VQFP
GEC50DTEH CONN EDGECARD 100POS .100 EYELET
24FC64T-I/SM IC EEPROM 64KBIT 1MHZ 8SOIC
25LC010AT-E/OT IC EEPROM 1KBIT 10MHZ SOT23-6
相关代理商/技术参数
参数描述
XC3S250E-5PQG208I 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3E FPGA Family
XC3S250E-5TQ144C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 250K GATES 5508 CELLS 657MHZ COMM 90NM 1.2V - Trays
XC3S250E-5TQ144I 制造商:XILINX 制造商全称:XILINX 功能描述:Spartan-3E FPGA Family
XC3S250E5TQG144C 制造商:XILINX 功能描述:New
XC3S250E-5TQG144C 功能描述:IC FPGA SPARTAN-3E 250K 144-TQFP RoHS:是 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Spartan®-3E 标准包装:40 系列:Spartan® 6 LX LAB/CLB数:3411 逻辑元件/单元数:43661 RAM 位总计:2138112 输入/输出数:358 门数:- 电源电压:1.14 V ~ 1.26 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:676-BGA 供应商设备封装:676-FBGA(27x27)