参数资料
型号: XCV300E-8FG456C
厂商: Xilinx Inc
文件页数: 119/233页
文件大小: 0K
描述: IC FPGA 1.8V C-TEMP 456-FBGA
产品变化通告: FPGA Family Discontinuation 18/Apr/2011
标准包装: 1
系列: Virtex®-E
LAB/CLB数: 1536
逻辑元件/单元数: 6912
RAM 位总计: 131072
输入/输出数: 312
门数: 411955
电源电压: 1.71 V ~ 1.89 V
安装类型: 表面贴装
工作温度: 0°C ~ 85°C
封装/外壳: 456-BBGA
供应商设备封装: 456-FBGA
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页当前第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页
Virtex-E 1.8 V Field Programmable Gate Arrays
R
DS022-4 (v3.0) March 21, 2014
Module 4 of 4
Production Product Specification
119
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
FG1156 Fine-Pitch Ball Grid Array Package
XCV1000E, XCV1600E, XCV2000E, XCV2600E, and
XCV3200E devices in the FG1156 fine-pitch Ball Grid Array
package have footprint compatibility. Pins labeled IO_VREF
can be used as either VREF or general I/O, unless indicated
in the footnotes. If the pin is not used as VREF, it can be used
as general I/O. Immediately following Table 28, see
Table 29 for Differential Pair information.
256
7
N6
M6
1
-
257
7
N1
N5
4
-
258
7
M5
M4
-
259
7
M1
M2
1
VREF
260
7
L2
L4
4
-
261
7
L5
M7
3
-
262
7
M8
L1
4
-
263
7
M9
K2
1
-
264
7
M10
L3
NA
-
265
7
K1
K5
-
266
7
K3
L6
VREF
267
7
K4
L7
4
-
268
7
J5
L8
4
-
269
7
H4
K6
4
VREF
270
7
K7
H1
4
-
271
7
J2
J7
2
-
272
7
G2
H5
-
273
7
G5
L9
VREF
274
7
K8
F3
1
-
275
7
E1
G3
4
-
276
7
E2
H6
-
277
7
K9
E4
1
VREF
278
7
F4
J8
4
-
279
7
H7
D1
3
-
280
7
C2
G6
4
VREF
281
7
F5
D2
1
-
282
7
K10
D3
4
-
Notes:
1.
AO in the XCV600E, 1000E.
2.
AO in the XCV1000E.
3.
AO in the XCV1600E.
4.
AO in the XCV1000E, XCV1600E.
Table 27: FG900 Differential Pin Pair Summary
XCV600E, XCV1000E, XCV1600E
Pair
Bank
P
Pin
N
Pin
AO
Other
Functions
Table 28: FG1156 — XCV1000E, XCV1600E, XCV2000E,
XCV2600E, XCV3200E
Bank
Pin Description
Pin #
0GCK3
E17
0IO
B4
0IO
B9
0IO
B10
0IO
D93
0IO
D16
0IO
E73
0IO
E113
0IO
E133
0IO
E163
0IO
F173
0IO
J123
0IO
J133
0IO
J143
0IO
K113
0IO_L0N_Y
F7
0IO_L0P_Y
H9
0IO_L1N_Y
C5
0IO_L1P_Y
J10
0
IO_VREF_L2N_Y
E6
0IO_L2P_Y
D6
0IO_L3N_Y
A4
0IO_L3P_Y
G8
0
IO_L4N_YY
C6
0
IO_L4P_YY
J11
0
IO_VREF_L5N_YY
G9
0IO_L5P_YY
F8
0
IO_L6N_YY
A54
相关PDF资料
PDF描述
XCV300E-7FG456I IC FPGA 1.8V I-TEMP 456-FBGA
XC2V2000-4FGG676C IC VIRTEX-II FPGA 2M 676-FBGA
XC5VLX50-1FFG1153C IC FPGA VIRTEX-5 50K 1153FBGA
XC2V1500-4FG676I IC FPGA VIRTEX-II 676FGBGA
4-1393561-8 CONN D-SUB CABLE BUSHING 9-37POS
相关代理商/技术参数
参数描述
XCV300E-8FG456I 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
XCV300E-8HQ204C 制造商:XILINX 制造商全称:XILINX 功能描述:Virte -E 1.8 V Field Programmable Gate Arrays
XCV300E-8HQ204I 制造商:XILINX 制造商全称:XILINX 功能描述:Virte -E 1.8 V Field Programmable Gate Arrays
XCV300E-8HQ240C 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
XCV300E-8HQ240I 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays