参数资料
型号: XCV300E-8FG456C
厂商: Xilinx Inc
文件页数: 43/233页
文件大小: 0K
描述: IC FPGA 1.8V C-TEMP 456-FBGA
产品变化通告: FPGA Family Discontinuation 18/Apr/2011
标准包装: 1
系列: Virtex®-E
LAB/CLB数: 1536
逻辑元件/单元数: 6912
RAM 位总计: 131072
输入/输出数: 312
门数: 411955
电源电压: 1.71 V ~ 1.89 V
安装类型: 表面贴装
工作温度: 0°C ~ 85°C
封装/外壳: 456-BBGA
供应商设备封装: 456-FBGA
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页当前第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页
Virtex-E 1.8 V Field Programmable Gate Arrays
R
DS022-4 (v3.0) March 21, 2014
Module 4 of 4
Production Product Specification
51
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
FG456 Fine-Pitch Ball Grid Array Packages
XCV200E and XCV300E devices in FG456 fine-pitch Ball
Grid Array packages have footprint compatibility. Pins
labeled I0_VREF can be used as either in both devices pro-
vided in this package. If the pin is not used as VREF, it can be
used as general I/O. Immediately following Table 18, see
Table 19 for Differential Pair information.
Table 18: FG456 — XCV200E and XCV300E
Bank
Pin Description
Pin #
0GCK3
C11
0IO
A21
0IO
A3
0IO
A61
0IO
A10
0IO
B5
0IO
B9
0IO
C5
0IO
D8
0IO
D10
0IO
E111
0IO_L0N
D5
0IO_L0P
B3
0
IO_VREF_L1N_YY
B4
0
IO_L1P_YY
E6
0IO_L2N
A4
0IO_L2P
E7
0
IO_VREF_L3N_YY
C6
0
IO_L3P_YY
D6
0IO_L4N_Y
A5
0
IO_L4P_Y
B6
0IO_L5N_Y
D7
0
IO_L5P_Y
C7
0
IO_VREF_L6N_YY
E8
0
IO_L6P_YY
B7
0
IO_L7N_YY
A7
0
IO_L7P_YY
E9
0IO_L8N_Y
C8
0
IO_L8P_Y
B8
0IO_L9N_Y
D9
0
IO_L9P_Y
A8
0
IO_L10N
C9
0
IO_L10P
E10
0
IO_VREF_L11N_YY
A9
0
IO_L11P_YY
C10
0
IO_L12N_Y
F11
0
IO_L12P_Y
B10
0
IO_LVDS_DLL_L13N
B11
1GCK2
A11
1IO
A121
1IO
A14
1IO
B161
1IO
B19
1IO
E13
1IO
E15
1IO
E16
1IO
E171
1
IO_LVDS_DLL_L13P
D11
1
IO_L14N_Y
C12
1
IO_L14P_Y
D12
1
IO_L15N_Y
B12
1
IO_L15P_Y
A13
1
IO_L16N_YY
E12
1
IO_VREF_L16P_YY
B13
1
IO_L17N_YY
C13
1
IO_L17P_YY
D13
1
IO_L18N_Y
B14
1
IO_L18P_Y
C14
1
IO_L19N_Y
F12
1
IO_L19P_Y
A15
1
IO_L20N_YY
B15
1
IO_L20P_YY
C15
1
IO_L21N_YY
A16
1
IO_VREF_L21P_YY
E14
1
IO_L22N_Y
D14
1
IO_L22P_Y
C16
1
IO_L23N_Y
D15
Table 18: FG456 — XCV200E and XCV300E
Bank
Pin Description
Pin #
相关PDF资料
PDF描述
XCV300E-7FG456I IC FPGA 1.8V I-TEMP 456-FBGA
XC2V2000-4FGG676C IC VIRTEX-II FPGA 2M 676-FBGA
XC5VLX50-1FFG1153C IC FPGA VIRTEX-5 50K 1153FBGA
XC2V1500-4FG676I IC FPGA VIRTEX-II 676FGBGA
4-1393561-8 CONN D-SUB CABLE BUSHING 9-37POS
相关代理商/技术参数
参数描述
XCV300E-8FG456I 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
XCV300E-8HQ204C 制造商:XILINX 制造商全称:XILINX 功能描述:Virte -E 1.8 V Field Programmable Gate Arrays
XCV300E-8HQ204I 制造商:XILINX 制造商全称:XILINX 功能描述:Virte -E 1.8 V Field Programmable Gate Arrays
XCV300E-8HQ240C 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
XCV300E-8HQ240I 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays