参数资料
型号: ADAU1373BCBZ-RL
厂商: Analog Devices Inc
文件页数: 230/296页
文件大小: 0K
描述: IC CODEC LP CLASS G HP 81WLCSP
标准包装: 3,000
类型: 音频编解码器
数据接口: I²C,串行
分辨率(位): 24 b
ADC / DAC 数量: 1 / 2
三角积分调变:
S/N 比,标准 ADC / DAC (db): 96 / 96
动态范围,标准 ADC / DAC (db): 96 / 96
电压 - 电源,模拟: 1.62 V ~ 1.98 V
电压 - 电源,数字: 1.08 V ~ 1.98 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 81-UFBGA,WLCSP
供应商设备封装: 81-WLCSP(4.05x3.82)
包装: 带卷 (TR)
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页当前第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页
ADAU1373
Rev. 0 | Page 39 of 296
THEORY OF OPERATION
Mono Differential Mode
ANALOG INPUTS
In mono differential mode, the AINxL/AINxP pins are used as
positive inputs, and the AINxR/AINxN pins are used as negative
inputs for the differential amplifier.
The ADAU1373 provides four stereo (unbalanced)/mono
differential inputs. Each input gain and mode of operation can
be set independently, using the I2C registers. Figure 82 shows the
typical input block for the stereo and mono differential inputs in
the programmable gain amplifier (PGA) modes and boost modes.
The input amplifers use AVDD as the supply voltage. The
AINxP/AINxN input pins are internally biased to AVDD/2,
which is the common-mode voltage for the amplifiers. The
common-mode pin (CM, Ball B9) must be decoupled using the
10 μF electrolytic capacitor, as well as a 100 nF, X7R ceramic
capacitor to keep the reference clean for lower noise. In addition,
the input pins must be provided with an ac coupling capacitor to
the desired source.
Each input can receive either a microphone or a line level signal.
Each input can be set to either stereo single-ended mode or mono
differential mode. In addition, the gain for the input amplifiers
can be set to PGA mode or boost mode. In PGA mode, the gain
can be varied from 12 dB to +18 dB (in 1 dB steps); whereas in
boost mode, it can be varied using one of the following three steps:
0 dB, 9 dB, or 20 dB. In PGA mode, the input resistance varies
as per the gain, with a minimum of ~5.6 kΩ. In boost mode,
the input resistance is constant at ~20 kΩ.
The typical value of the coupling capacitor can be calculated
using the desired 3 dB roll-off frequency, as follows:
Frequency f (3 dB) = 1/(2 × π × RIN × CIN)
(1)
Stereo Single-Ended Mode
where RIN = 5.6 kΩ.
In stereo single-ended mode, the AINxL/AINxP pins are used
as the left channel inputs, and the AINxR/AINxN pins are used
as the right channel inputs.
Typically, a 2.2 μF capacitor is recommended. This sets the
lower frequency cutoff, at 20 Hz, at approximately 1.5 dB.
VCM
STEREO PGA MODE
LEFT MIX
AINxL
AINxR
VCM
RIGHT MIX
VCM
STEREO BOOST MODE
LEFT MIX
AINxL
AINxR
VCM
RIGHT MIX
VCM
DIFFERENTIAL BOOST MODE
LEFT MIX
AINxP
AINxN
VCM
RIGHT MIX
VCM
DIFFERENTIAL PGA MODE
LEFT MIX
AINxP
AINxN
VCM
0897
5-
025
Figure 82. Typical Input Block for Stereo/Mono Differential Inputs in PGA Modes and Boost Modes
相关PDF资料
PDF描述
ADAU1381BCPZ IC AUDIO CODEC STEREO LN 32LFCSP
ADAU1761BCPZ-RL IC SIGMADSP CODEC PLL 32LFCSP
ADAU1781BCPZ-RL7 IC SIGMADSP CODEC LN 32LFCSP
ADAU1961WBCPZ-R7 IC STEREO AUD CODEC LP 32LFCSP
ADAU1966WBSTZ IC DAC 24BIT SPI/I2C 192K 80LQFP
相关代理商/技术参数
参数描述
ADAU1381 制造商:AD 制造商全称:Analog Devices 功能描述:Low Noise Stereo Codec with Enhanced Recording and Playback Processing
ADAU1381BCBZ-RL 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381BCBZ-RL7 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381BCPZ 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381BCPZ-RL 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)