参数资料
型号: ADAU1373BCBZ-RL
厂商: Analog Devices Inc
文件页数: 261/296页
文件大小: 0K
描述: IC CODEC LP CLASS G HP 81WLCSP
标准包装: 3,000
类型: 音频编解码器
数据接口: I²C,串行
分辨率(位): 24 b
ADC / DAC 数量: 1 / 2
三角积分调变:
S/N 比,标准 ADC / DAC (db): 96 / 96
动态范围,标准 ADC / DAC (db): 96 / 96
电压 - 电源,模拟: 1.62 V ~ 1.98 V
电压 - 电源,数字: 1.08 V ~ 1.98 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 81-UFBGA,WLCSP
供应商设备封装: 81-WLCSP(4.05x3.82)
包装: 带卷 (TR)
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页当前第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页
ADAU1373
Rev. 0 | Page 67 of 296
DIGITAL AUTOMATIC LEVEL CONTROL (ALC)
The automatic level control (ALC) provides continuous
adjustment of the input PGA in response to the rms amplitude
of the input signal to maintain it at a constant level, which is
defined by the ALCREF bits (Register 0xC4, Bits[3:0]). A digital
peak detector monitors the input signal amplitude and limits it
to the register-defined threshold level, using the ALCLVL bits
(Register 0xC4, Bits[7:4]).
The ALC provides control over analog PGA and digital PGA,
which can be selected individually or together.
To reduce the gain during the silent portion of the speech or
music signal, the ALC provides a noise gate that can be oper-
ated in four different modes, as defined by the NGMODE bits
(Register 0xC8, Bits[5:4]).
Noise Gate Mode 1. Maintains the gain at the level it was
before the ALC entered into noise gate mode.
Noise Gate Mode 2. Sets the PGA gain to 0 dB.
Noise Gate Mode 3. Mutes the ALC output.
Noise Gate Mode 4. Noise gate function is disabled.
The ALC can be enabled or disabled for the left or right channel
or for both channels via the ALCEN bits (Register 0xC8, Bits[3:2]).
If the rms value of the signal falls below the ALC target threshold
(as defined by the ALCREF bits), the ALC increases the gain of
the PGA at the rate set by the ALCREC bits (Register 0xC3,
Bits[3:0]). If the signal is above the threshold, the ALC reduces
the gain of the PGA at a rate that is set by the ALCATT bits
(Register 0xC3, Bits[7:4]).
Because the dc offset introduced by the analog circuits greatly
influences ALC operation, it is recommended that the HPF
included in the ALC block be enabled when the ALC is enabled.
Peak Limiter Level
To prevent clipping during high level signals, the ALC circuit
includes a limiter function. If the ALC input signal exceeds the
peak level threshold (as defined by the ALCLVL bits), the PGA
gain is ramped down as per the attack time set by the ALCATT
bits until the signal level falls below that threshold. This function
is automatically enabled when the ALC is enabled. The peak
limiter level can be set using the ALCLVL bits. The level can be
set from 22.5 dBFs to 0 dBFS in 16 steps.
ALC Target level
When the signal level is below the peak limiter threshold, the
ALC attempts to maintain a constant signal level by increasing
or decreasing the gain of the PGA. That constant level is defined as
the ALC target level, which is set by the ALCREF bits. The level
can be set from 24 dBFS to 1.5 dBFS in 16 steps.
ALC Maximum Gain
The ALCMAX bits (Register 0xC5, Bits[3:0]) set the maximum
gain value that the PGA can reach while under the control of
the ALC. The available gain range is 12 dB to +60 dB in 13 steps.
RMS Average Time
The rms average time is the time taken for the rms value esti-
mation. It is set by the ALCTAV bits (Register 0xC2, Bits[7:4]).
The averaging time range is 1.5 ms to 6.144 sec in 13 steps.
Target Level Ripple Remove
The ALCRIP bits (Register 0xC5, Bits[7:4]) define the ALC
target level ripple range. When the input signal rms level is
within this range, the ALC gain does not change. The ripple
range can be set from 0 dB to 7.5 dB in 16 steps.
For example, if the ALC target level is 6 dB, the ripple is defined as
0.5 dB, and the detected rms value of the input signal is between
6 dB and 6.5 dB, the ALC gain does not change.
Attack (Gain Ramp-Down) Time
Attack time, which is set by the ALCATT bits, is the time that is
required for the PGA gain to ramp down through 90% of its range.
Therefore, the time for the recording level to return to its target
value (limit operation threshold) depends on both the attack
time and the gain adjustment required. If the gain adjustment is
small, the real adjustment time is less than the attack time. The
attack time range is from 1.5 ms to 6.144 sec in 13 steps. In mute
condition, this is the mute attack time.
Decay/Recovery (Gain Ramp-Up) Time
Decay time, which is set by the ALCREC bits, is the time that
is required for the PGA gain to ramp up to 90% of its range.
Therefore, the time required for the recording level to return to
its target value (recovery threshold) depends on both the decay
time and the gain adjustment required. If the gain adjustment is
small, the real adjustment time is less than the decay time. The
recovery time ranges from 6 ms to 24.576 sec in 16 steps.
Recovery Hold Time
Recovery hold time, set by the ALCHLD bits (Register 0xC2,
Bits[3:0]), is the time delay between the detection of the signal
level below the recovery threshold and the PGA gain beginning
to ramp up. The hold time applies only to gain ramp-up; there is
no delay before the gain ramping down when the signal level is
above target. The hold time range is 0 ms to 5.468 sec in 13 steps.
INPUT
SIGNAL
PGA
GAIN
SIGNAL
AFTER
ALC
HOLD
TIME
DECAY
TIME
ATTACK
TIME
ALC
TARGET
LEVEL
0
89
75-
046
Figure 113. Digital PGA and ALC Decay Time, Hold Time, and Attack Time
相关PDF资料
PDF描述
ADAU1381BCPZ IC AUDIO CODEC STEREO LN 32LFCSP
ADAU1761BCPZ-RL IC SIGMADSP CODEC PLL 32LFCSP
ADAU1781BCPZ-RL7 IC SIGMADSP CODEC LN 32LFCSP
ADAU1961WBCPZ-R7 IC STEREO AUD CODEC LP 32LFCSP
ADAU1966WBSTZ IC DAC 24BIT SPI/I2C 192K 80LQFP
相关代理商/技术参数
参数描述
ADAU1381 制造商:AD 制造商全称:Analog Devices 功能描述:Low Noise Stereo Codec with Enhanced Recording and Playback Processing
ADAU1381BCBZ-RL 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381BCBZ-RL7 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381BCPZ 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381BCPZ-RL 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)